インテルのみ表示可能 — GUID: bhc1395127812708
Ixiasoft
2.1. インテルFPGA IPコアの紹介
2.2. Intel® FPGA IPコアのインストールとライセンス取得
2.3. IPコアのパラメーターとオプションの指定 ( インテル® Quartus® Primeプロ・エディション)
2.4. IPコア生成の出力 (インテルQuartus Primeプロ・エディション)
2.5. インテルIPコア用に生成されるファイル (従来のパラメーター・エディター)
2.6. インテルFPGA IPコアのシミュレーション
2.7. デザイン階層と一致するSignal Tapデバッグファイルの作成
2.8. LL Ethernet 10G MAC Intel® FPGA IPコアのパラメーター設定
2.9. LL Ethernet 10G MAC Intel® FPGA IPコアのアップグレード
2.10. LL Ethernet 10G MAC Intel® FPGA IPコアのデザインの考慮事項
インテルのみ表示可能 — GUID: bhc1395127812708
Ixiasoft
6.9.4. GMII RX信号
信号 | 動作モード | 入力/出力 | 幅 | 説明 |
---|---|---|---|---|
gmii_rx_clk |
|
入力 | 1 | 125 MHzのRXクロックです。 |
gmii_rx_d[] | 入力 | 8 | RXデータです。 | |
gmii_rx_dv | 入力 | 1 | アサートされると、RXデータが有効であることを示します。 | |
gmii_rx_err | 入力 | 1 | アサートされると、RXデータにエラーが含まれていることを示します。 | |
gmii16b_rx_clk |
|
入力 | 1 | 156.25 MHzのRXクロック (2.5G用)。62.5 MHzのRXクロック (1G用)。62.5 MHzのRXクロック (10M/100M/1G用)。 |
gmii16b_rx_d[] | 入力 | 16 | RXデータです。 | |
gmii16b_rx_dv | 入力 | 2 | アサートされると、RXデータが有効であることを示します。 | |
gmii16b_rx_err | 入力 | 2 | アサートされると、RXデータにエラーが含まれていることを示します。 |