インテルのみ表示可能 — GUID: ofu1664430431842
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: ofu1664430431842
Ixiasoft
5.2.9. 1000BASE-X/SGMII PCS信号
ハードウェア リセットでは、それぞれのクロック ドメインに同期したすべてのロジックがリセットされますが、ソフトウェア リセットでは、PCS ステート マシン、カンマ検出機能、および 8B10B エンコーダおよびデコーダのみがリセットされます。 PCS でハードウェア リセットをトリガーするには、それぞれのリセット信号をアサートします。 リセット_reg_clk、 リセット_tx_clk、 そして リセット_rx_clk。ソフトウェア リセットをトリガーするには、 リセット 少し入った コントロール 1に登録します。
PMA が組み込まれた PCS バリエーションでは、それぞれのリセット信号またはパワーダウン信号をアサートしてハードウェア リセットをトリガーします。を主張しなければなりません リセット をアサートした後の信号 リセット_rx_clk または リセット_tx_clk 信号。リセット シーケンスは、アクティブ ローのときにも開始されます。 rx_freqlocked 信号が低くなります。
図 37. PMA が組み込まれた PCS でのリセット分散
詳細については、 rx_freqlocked 信号とトランシーバーのリセットについては、各デバイス ファミリのトランシーバー ハンドブックを参照してください。
をアサートします リセット PCS および組み込み PMA バリエーションを備えた MAC でハードウェア リセットを実行する信号。
注: を主張しなければなりません リセット 少なくとも 3 クロック サイクルの間信号を送信します。
図 38. PCSとエンベデッドPMAを備えたMAC