インテルのみ表示可能 — GUID: bhc1410932070872
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: bhc1410932070872
Ixiasoft
7.2.5. RGMII送信
送信時、すべてのデータ転送は両方のエッジに同期します。 tx_clk。 RGMII制御信号 tx_control 新しいフレームの開始を示すためにアサートされ、フレームの最後の上部ニブルがフレーム上に存在するまでアサートされたままになります。 rgmii_out[3:0] バス。フレーム間では、 tx_control アサート解除されたままになります。
図 67. 10/100 MbpsでのRGMII送信
図 68. ギガビット・モードでのRGMII送信
フレームがエラー(ff_tx_eopに伴ってff_tx_errがアサートされた)とともにFIFOインターフェイスで受信されると、そのフレームはその後、(tx_clk立ち下がりエッジで)フレーム転送中の任意のタイミングでRGMII tx_controlエラー信号とともに送信されます。 Avalon®ストリーミング・インターフェイスに、エラー発生時のRGMII送信のタイミング図を示します。
図 69. 1000 MbpsでのエラーのあるRGMII送信