インテルのみ表示可能 — GUID: icl1662619443967
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: icl1662619443967
Ixiasoft
6.1.4. 補助アドレス (Dword オフセット 0xC0 – 0xC7)
ソフトウェア リセットはこれらのレジスタには影響しません。 MAC 補足アドレスは、10/100 および 1000 Small MAC バリエーションでは使用できません。
ワードオフセット | フィールド名 | R/W | 説明 | HW Reset |
---|---|---|---|---|
0xC0 | smac_0_0 | RW | 最大 4 つの 6 バイトの補助アドレスを指定できます。
補助アドレスは、プライマリ MAC アドレスと同じ方法でそれぞれのレジスタにマッピングされます。 mac_0 と ma の説明を参照してください。c_1。 MAC 機能は、次の操作に補助アドレスを使用します。
補助アドレスを使用する必要がない場合は、補助アドレスをプライマリ アドレスに設定します。 |
0 |
0xC1 | smac_0_1 | |||
0xC2 | smac_1_0 | |||
0xC3 | smac_1_1 | |||
0xC4 | smac_2_0 | |||
0xC5 | smac_2_1 | |||
0xC6 | smac_3_0 | |||
0xC7 | smac_3_1 |