F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.11.3. TBI インターフェイス信号

コア・バリエーションにエンベデッドPMAが含まれない場合、PCSブロックは外部SERDESチップに125 MHzの10ビット・インターフェイス(TBI)を提供します。では、外部SERDESチップに提供されるPCS信号について説明します。
表 96.  外部SERDESチップに提供されるTBIインターフェイス信号
フィールド名 I/O 詳細
tbi2x_tx_d[19:0] O 2X TBI 送信データ。 PCS 機能は、このバス上でデータを同期して送信します。 tbi2x_tx_clk
tbi2x_tx_clk I 外部 SERDES からの 62.5 MHz TBI 送信クロック。通常はローカル基準クロック発振器によって供給されます。
注: F タイル トランシーバー PHY に接続されている場合、この信号は次から供給されます。 tx_clkout
tbi2x_rx_clk I 62.5 MHz TBI は外部 SERDES からクロックを受信します。通常、エンコードされたシリアル データから復元されたクロックがソースとなります。
注: F タイル トランシーバー PHY に接続されている場合、この信号は次から供給されます。 rx_clkout
tbi2x_rx_d[19:0] I 2X TBI 受信データ。このバスは外部 SERDES からのデータを伝送します。バスを同期させる tbi2x_rx_clk