インテルのみ表示可能 — GUID: eyb1662336480770
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: eyb1662336480770
Ixiasoft
7.1.11.3. TBI インターフェイス信号
コア・バリエーションにエンベデッドPMAが含まれない場合、PCSブロックは外部SERDESチップに125 MHzの10ビット・インターフェイス(TBI)を提供します。では、外部SERDESチップに提供されるPCS信号について説明します。
フィールド名 | I/O | 詳細 |
---|---|---|
tbi2x_tx_d[19:0] | O | 2X TBI 送信データ。 PCS 機能は、このバス上でデータを同期して送信します。 tbi2x_tx_clk。 |
tbi2x_tx_clk | I | 外部 SERDES からの 62.5 MHz TBI 送信クロック。通常はローカル基準クロック発振器によって供給されます。
注: F タイル トランシーバー PHY に接続されている場合、この信号は次から供給されます。 tx_clkout。
|
tbi2x_rx_clk | I | 62.5 MHz TBI は外部 SERDES からクロックを受信します。通常、エンコードされたシリアル データから復元されたクロックがソースとなります。
注: F タイル トランシーバー PHY に接続されている場合、この信号は次から供給されます。 rx_clkout。
|
tbi2x_rx_d[19:0] | I | 2X TBI 受信データ。このバスは外部 SERDES からのデータを伝送します。バスを同期させる tbi2x_rx_clk。 |