インテルのみ表示可能 — GUID: nmd1661417928455
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: nmd1661417928455
Ixiasoft
4.1. コア・コンフィグレーション
フィールド名 | 値 | Description |
---|---|---|
コア・バリエーション | この設定では、バリエーションに組み込む主なブロックを決定します。 | |
インタフェース |
|
MAC ブロックのイーサネット側インターフェイスを決定します。
|
Use clock enable for output registers | オン/オフ | MAC のクロック イネーブル信号を含めるには、このオプションをオンにします。このオプションは、10/100/1000Mb イーサネット MAC および 1000Mb Small MAC コアのバリエーションにのみ適用されます。 |
内部FIFOの使用 | オン/オフ | コアに内部 FIFO バッファを含めるには、このオプションをオンにします。内部 FIFO バッファはシングルポート MAC にのみ含めることができます。
注: タイムスタンプを有効にするには、このオプションをオフにします。
|
Number of ports | 1、4、8、12、16、20、および24 | IP によってサポートされるイーサネット ポートの数を指定します。このパラメーターは、パラメーターが次の場合に有効になります。 内部FIFOを使用する オフになっています。マルチポート MAC は内部 FIFO バッファをサポートしません。 |
Transceiver type |
|
このオプションは、PCS ブロックを含むバリエーションでのみ使用できます。
|
1 このバリエーションは、を選択した場合にのみサポートされます。 Intel Agilex® 7 F タイル トランシーバーを備えたデバイス インテル® Quartus® Prime プロ版ソフトウェア。
2 組み込み PMA は含まれていますが、オプションではありません。オンにする必要があります 内部FIFOを使用する タイムスタンプが有効な場合を除き、このバリエーションのオプションです。
3 組み込み PMA は除外されます。バリアントを、2XTBI インターフェイスをサポートする F タイルまたは外部 PHY に手動で接続する必要があります。