F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

4.1. コア・コンフィグレーション

表 11.  IPのコンフィグレーション・パラメーター
フィールド名 Description
コア・バリエーション
  • 10/100/1000 Mbps Ethernet MAC
  • 10/100/1000 Mbps Ethernet MAC with 1000BASE-X/SGMII PCS
  • 1000BASE-X/SGMII 2XTBI PCS を備えた 10/100/1000 Mb イーサネット MAC 1 2
  • 1000BASE-X/SGMII PCS only
  • 1000BASE-X/SGMII 2XTBI PCSのみ1 3
  • 1000 Mbps Small MAC
  • 10/100 Mbps small-MAC
この設定では、バリエーションに組み込む主なブロックを決定します。
インタフェース
  • MII
  • GMII
  • MII/GMII
MAC ブロックのイーサネット側インターフェイスを決定します。
  • MII- 10/100 Mb Small MAC コアのバリエーションで使用できる唯一のオプション。
  • GMⅡ- 1000 Mb Small MAC コア バリエーションでのみ使用可能。
  • MII/GMII- 10/100/1000 Mb イーサネット MAC コアのバリエーションでのみ使用可能。これを選択すると、10/100 インターフェイスにはメディア非依存インターフェイス (MII) が使用され、ギガビット インターフェイスにはギガビット メディア非依存インターフェイス (GMII) が使用されます。
Use clock enable for output registers オン/オフ MAC のクロック イネーブル信号を含めるには、このオプションをオンにします。このオプションは、10/100/1000Mb イーサネット MAC および 1000Mb Small MAC コアのバリエーションにのみ適用されます。
内部FIFOの使用 オン/オフ コアに内部 FIFO バッファを含めるには、このオプションをオンにします。内部 FIFO バッファはシングルポート MAC にのみ含めることができます。
注: タイムスタンプを有効にするには、このオプションをオフにします。
Number of ports 1、4、8、12、16、20、および24 IP によってサポートされるイーサネット ポートの数を指定します。このパラメーターは、パラメーターが次の場合に有効になります。 内部FIFOを使用する オフになっています。マルチポート MAC は内部 FIFO バッファをサポートしません。
Transceiver type
  • None
  • LVDS I/O
  • FGT
このオプションは、PCS ブロックを含むバリエーションでのみ使用できます。
  • なし- PCS ブロックには統合トランシーバー モジュールが含まれていません。 PCS ブロックは、外部 SERDES チップへの 10 ビット インターフェイス (TBI) を実装します。
  • LVDS I/O または FGT- IP には、1.25 Gbps トランシーバーを実装するための統合トランシーバー モジュールが含まれています。
    • FGT オプションは、 インテル F タイル トランシーバーを備えた FPGA デバイス。
1 このバリエーションは、を選択した場合にのみサポートされます。 Intel Agilex® 7 F タイル トランシーバーを備えたデバイス インテル® Quartus® Prime プロ版ソフトウェア。
2 組み込み PMA は含まれていますが、オプションではありません。オンにする必要があります 内部FIFOを使用する タイムスタンプが有効な場合を除き、このバリエーションのオプションです。
3 組み込み PMA は除外されます。バリアントを、2XTBI インターフェイスをサポートする F タイルまたは外部 PHY に手動で接続する必要があります。