F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

6.2.5. Intel Markerレジスター (バイトオフセット: 0x14)

表 45.  If_Modeレジスターの説明
ビット 名称 R/W 説明
0 SGMII_ENA RW PCS機能の動作モードを決定します。このビットを1b'1にセットすると、SGMIIモードが有効になります。このビットを1b'0にセットすると、1000BASE-Xギガビット・モードが有効になります。
1

USE_SGMII_AN

RW

SGMIIモードでこのビットを1b'1にセットすると、オート・ネゴシエーション時に通知されたリンク・パートナ機能でPCSをコンフィグレーションします。このビットが1b'0にセットされると、PCS機能をSGMII_SPEEDビットとSGMII_DUPLEXビットでコンフィグレーションします。

3:2 SGMII_SPEED(1:0) RW SGMⅡ速度。 PCS機能がSGMIIモードで動作する場合(SGMII_ENA = 1) であり、自動的に構成されないようにプログラムされています (USE_SGMII_AN = 0)、速度を次のように設定します。
  • 00:10Mbps
  • 01: 100Mbps
  • 10:1ギガビット
  • 11: 予約済み

これらのビットは次の場合に無視されます。 SGMII_ENA 0です または USE_SGMII_AN は1です。これらのビットは、SGMII モードのみを有効にした場合にのみ有効です。 オートネゴシエーションモードではありません

4 SGMII_DUPLEX RW 1にセットすると、10/100 Mbpsの速度での半二重モードを有効にします。このビットはSGMII_ENA = 0またはUSE_SGMII_AN = 1である際に無視されます。これらのビットはSGMIIモードのみを有効にしており、37項のオート・ネゴシエーション・モードではない場合にのみ有効です。
5

SGMII_AN_MODE

RW

SGMIIオートネゴシエーション機能
  • 1: SGMII PHY モードを有効にする
  • 0: SGMII MAC モードを有効にする

このビットは 0 にリセットされ、デフォルトでは SGMII MAC モードになります。

15:6 Reserved