F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.10.4. GMII

表 90.  GMII信号
I/O 変更内容
GMII送信インターフェイス
gmii_tx_d[7:0] I GMII送信データバス
gmii_tx_en I この信号は、mii_tx_d[7:0]でのデータが有効であることを示すためにアサートされます。
gmii_tx_err I この信号は、送信されたフレームが無効であることをPHYデバイスに示すためにアサートされます。
GMII受信インターフェイス
gmii_rx_d[7:0] O GMII受信データバス
gmii_rx_dv O この信号は、mii_rx_d[7:0]でのデータが有効であることを示すためにアサートされます。CRCフィールドの最初のプリアンブル・バイトから最後のバイトが受信されるまで、フレーム受信の間アサートされ続けます。
gmii_rx_err O この信号は、現行フレームにエラー・データが含まれていることを示すためにPHYデバイスによってアサートされます。