F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

8.1. PCS および組み込み PMA を使用したマルチポート MAC のクロック リソースの最適化

システムによって要求されるグローバル・クロックおよびリージョナル・クロックのリソースの総数は、下記の要因に応じて異なります。
  • の構成 Triple-Speed Ethernet Intel® FPGA IP およびそれに含まれるブロック
  • PCS動作モード(SGMIIまたは1000BASE-X)
  • ターゲット・デバイスに実装されたPMAテクノロジ
  • 単一ソースを共有できるクロック数
  • デザインに必要とされるPMA数

同じクロック ソースを使用してトップレベル デザインで表示されるクロックを駆動できるため、デザイン全体で必要なクロック ソースの総数が削減されます。

表 98.  トップレベル・デザインに表示されるクロックおよびリセット信号考えられる各コンフィギュレーションのトップレベル デザインで表示されるクロック信号。
クロック 構成 14
MAC Only MAC and PCS MACおよびPCS/PMA
rx_recovclkout 必要
ref_clk 15 15 必要
clk 必要 Yes Yes
ff_tx_clk 16 必要 Yes Yes
ff_rx_clk 16 必要 Yes Yes
tx_clk 必要 しない 無効
rx_clk 必要 しない 無効
tbi_rx_clk 必要 しない
tbi_tx_clk 必要 しない
14 Yes は、クロックがトップレベル デザインで表示されることを示します。 [いいえ] は、クロックがトップレベル デザインで表示されないことを示します。 — クロックが特定の構成に適用できないことを示します。
15 このクロックはトップレベル デザインで表示され、マルチポート ファイフォレス イーサネット MAC のみおよび SGMII PCS コンフィギュレーションを備えた FIフォレス イーサネット MAC のクロック ソースに接続する必要があります。シングル チャネル フィフォレス MAC コンフィギュレーションのみ、および PCS で SGMII が無効になっているフィフォレス MAC の場合、このクロックは使用されず、GND に接続できます。
16 これらの信号は、内部 FIFO バッファを備えたシングル ポート MAC でのみ表示されます。これらは、内部 FIFO バッファを備えたシングル ポート MAC のレプリケーションを通じてマルチポート イーサネットデザインが実装されている場合にのみ表示されます。