F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

5.1.6.2. 送信FIFOスレッショルド

図 21. 送信FIFOスレッショルド


表 22.  送信FIFOスレッショルド
スレッショルド レジスター名 Description
Almost empty tx_almost_empty FIFO バッファが空になるまでの、FIFO バッファ内の未読のエントリの数。 FIFO バッファのレベルがこのしきい値に達すると、MAC 関数は ff_tx_a_empty 信号。 MAC 関数は FIFO バッファからの読み取りを停止し、GMII/MII でイーサネット フレームを送信します。/RGMII FIFO アンダーフローを回避するためのエラー。
Almost full tx_almost_full FIFO バッファがいっぱいになる前に、FIFO バッファ内に書き込まれていないエントリの数。 FIFO バッファのレベルがこのしきい値に達すると、MAC 関数は ff_tx_a_full 信号。 MAC 機能は、 ff_tx_rdy バックプレッシャーを与える信号 Avalon® ストリーミング送信インターフェイス。
section empty tx_section_empty FIFO バッファがいっぱいになりつつあることを示す初期の兆候。 FIFO バッファのレベルがこのしきい値に達すると、MAC 機能は ff_tx_セプティ 信号。このしきい値は、潜在的な FIFO バッファの輻輳に関する警告として機能します。
section full tx_section_full このしきい値は、フレーム送信を開始するのに十分なエントリが FIFO バッファ内にあることを示します。

送信パスでのストア アンド フォワードを有効にするには、このしきい値を 0 に設定します。ストア アンド フォワード モードを有効にすると、MAC 機能は各フレームが送信 FIFO バッファに完全に書き込まれるとすぐに転送します。