インテルのみ表示可能 — GUID: bhc1410931658880
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: bhc1410931658880
Ixiasoft
5.2. オプションのPMAが組み込まれた1000BASE-X/SGMII PCS
の インテル FPGA 1000BASE-X/SGMII PCS 機能は、IEEE 802.3 第 36 条で指定された機能を実装します。キャリア拡張、フレーム バースト、および低電力アイドル機能はサポートしません。 PCS 機能には、MII (SGMII) または GMII (1000BASE-X/SGMII) 経由でアクセスできます。 PCS 機能は、業界標準の 10 ビット インターフェイス (TBI) を介してオンチップまたはオフチップの SERDES コンポーネントに接続します。
PCS 機能を構成して、シリアル・トランシーバーまたは LVDS I/O およびソフト CDR を備えた組み込み物理メディア アタッチメント (PMA) を含めることができます。 PMA は、外部の銅線またはファイバー ネットワークを駆動する外部物理媒体依存 (PMD) デバイスと相互運用します。間の相互接続 インテル FPGA および PMD デバイスは、TBI または 1.25 Gbps シリアルにすることができます。
PCS MegaCoreファンクションは、以下のデザインフローをサポートします。
- 1000 BASE-X PHY はそのまま。
- 10BASE-T、100BASE-T、および 1000BASE-T PHY (PHY が SGMII をサポートしている場合)。