F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

9.2. レシーバークロックの周波数

表 102.  各 IP バリアントの推奨クロック入力周波数
製品タイプ Clock クロック周波数 (MHz)
内部FIFOが組み込まれた10/100/1000イーサネットMAC CLK 50–125
tx_clk 125
rx_clk 125
ff_tx_clk
  • 32 ビット FIFO の場合: 100
  • 8 ビット FIFO の場合: 125
ff_rx_clk
  • 32 ビット FIFO の場合: 100
  • 8 ビット FIFO の場合: 125
内部FIFOが組み込まれた10/100/1000イーサネットMAC CLK 50–125
TX_CLK<N> 125
RX_CLK<N> 125
RX_AFULL_CLK 100
1000BASE-X/SGMII PCSおよびFIFOを備えた10/100/1000イーサネットMACの信号 CLK 50–125
ff_tx_clk
  • 32 ビット FIFO の場合: 100
  • 8 ビット FIFO の場合: 125
ff_rx_clk
  • 32 ビット FIFO の場合: 100
  • 8 ビット FIFO の場合: 125
tbi_tx_clk 125
tbi_rx_clk 125
ref_clk 125
1000BASE-X/SGMII PCSおよびFIFOを備えた10/100/1000イーサネットMACの信号 CLK 50–125
RX_AFULL_CLK 100
TBI_TX_CLK<N> 125
TBI_RX_CLK<N> 125
ref_clk 125
1000BASE-X/SGMII PCS only reg_clk 50–125
ref_clk 125
tbi_tx_clk 125
tbi_rx_clk 125
1000BASE-X/SGMII PCSおよびFIFOを備えた10/100/1000イーサネットMACの信号 CLK 50–125
TX_CLK_125 125
RX_CLK_125 125
ff_tx_clk
  • 32 ビット FIFO の場合: 100
  • 8 ビット FIFO の場合: 125
ff_rx_clk
  • 32 ビット FIFO の場合: 100
  • 8 ビット FIFO の場合: 125
TX_CLK_62_5 62.5
RX_CLK_62_5 62.5
PLL_REFCLK0 156.25
1000BASE-X/SGMII PCS only reg_clk 50–125
TX_CLK_125 125
RX_CLK_125 125
TX_CLK_62_5 62.5
RX_CLK_62_5 62.5
TBI2X_TX_CLK 62.5
TBI2X_RX_CLK 62.5