インテルのみ表示可能 — GUID: fub1662338712302
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: fub1662338712302
Ixiasoft
9.2. レシーバークロックの周波数
製品タイプ | Clock | クロック周波数 (MHz) |
---|---|---|
内部FIFOが組み込まれた10/100/1000イーサネットMAC | CLK | 50–125 |
tx_clk | 125 | |
rx_clk | 125 | |
ff_tx_clk |
|
|
ff_rx_clk |
|
|
内部FIFOが組み込まれた10/100/1000イーサネットMAC | CLK | 50–125 |
TX_CLK<N> | 125 | |
RX_CLK<N> | 125 | |
RX_AFULL_CLK | 100 | |
1000BASE-X/SGMII PCSおよびFIFOを備えた10/100/1000イーサネットMACの信号 | CLK | 50–125 |
ff_tx_clk |
|
|
ff_rx_clk |
|
|
tbi_tx_clk | 125 | |
tbi_rx_clk | 125 | |
ref_clk | 125 | |
1000BASE-X/SGMII PCSおよびFIFOを備えた10/100/1000イーサネットMACの信号 | CLK | 50–125 |
RX_AFULL_CLK | 100 | |
TBI_TX_CLK<N> | 125 | |
TBI_RX_CLK<N> | 125 | |
ref_clk | 125 | |
1000BASE-X/SGMII PCS only | reg_clk | 50–125 |
ref_clk | 125 | |
tbi_tx_clk | 125 | |
tbi_rx_clk | 125 | |
1000BASE-X/SGMII PCSおよびFIFOを備えた10/100/1000イーサネットMACの信号 | CLK | 50–125 |
TX_CLK_125 | 125 | |
RX_CLK_125 | 125 | |
ff_tx_clk |
|
|
ff_rx_clk |
|
|
TX_CLK_62_5 | 62.5 | |
RX_CLK_62_5 | 62.5 | |
PLL_REFCLK0 | 156.25 | |
1000BASE-X/SGMII PCS only | reg_clk | 50–125 |
TX_CLK_125 | 125 | |
RX_CLK_125 | 125 | |
TX_CLK_62_5 | 62.5 | |
RX_CLK_62_5 | 62.5 | |
TBI2X_TX_CLK | 62.5 | |
TBI2X_RX_CLK | 62.5 |