F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

5.3.4. IEEE送信データ・パス

IEEE 1588v2機能は、TXデータパスでの1ステップおよび2ステップのクロック同期をサポートしています。
  • 1 ステップのクロック同期の場合:
    • タイムスタンプの挿入は、PTP デバイスとメッセージ タイプによって異なります。
    • PTP クロックが通常または境界クロックとして動作する場合、MAC 機能は Sync PTP メッセージにタイムスタンプを挿入します。
    • PTP デバイスとメッセージ タイプに応じて、MAC 機能はクライアントがアサートしたときに PTP フレームの修正フィールドの滞留時間を更新します。 tx_etstamp_ins_ctrl_residence_time_update。滞留時間は、出力タイムスタンプと入力タイムスタンプの差です。
    • UDP/IPv6 プロトコルを使用してカプセル化された PTP フレームの場合、MAC 機能は PTP フレーム内の拡張バイトを使用して UDP チェックサム補正を実行します。
    • MAC 機能は、タイムスタンプまたは修正フィールドが挿入されるたびに CRC-32 を再計算し、PTP フレームに再挿入します。
  • 2ステップのクロック同期の場合、クライアントが tx_egress_timestamp_request_valid をアサートすると、MAC機能はすべてのTXフレームのタイムスタンプと関連するフィンガープリントを返します。
表 26.  1ステップのクロック同期におけるタイムスタンプと訂正の挿入次の表は、異なるPTPクロックでのさまざまなPTPメッセージのタイムスタンプと訂正フィールドの挿入をまとめたものです。
PTPメッセージ 通常のクロック 境界クロック E2Eトランスペアレント・クロック P2Pトランスペアレント・クロック
タイムスタンプの挿入 訂正の挿入 タイムスタンプの挿入 訂正の挿入 タイムスタンプの挿入 訂正の挿入 タイムスタンプの挿入 訂正の挿入
Sync あり 8 無効 Yes 8 許可しない いいえ はい 9 無効 Yes 9
Delay_Req 許可しない 無効 いいえ いいえ いいえ Yes 9 許可しない 無効
Pdelay_Req 許可しない 無効 いいえ いいえ いいえ Yes 9 許可しない 無効
Pdelay_Resp 許可しない あり 9 許可しない あり 9 許可しない Yes 9 許可しない あり 9
Delay_Resp 許可しない 無効 いいえ いいえ いいえ いいえ いいえ いいえ
Follow_Up 許可しない 無効 いいえ いいえ いいえ いいえ いいえ いいえ
Pdelay_Resp_Follow_Up 無効 無効 いいえ いいえ いいえ いいえ いいえ いいえ
Announce 許可しない いいえ いいえ いいえ いいえ いいえ いいえ いいえ
Signaling 許可しない 無効 いいえ いいえ いいえ いいえ いいえ いいえ
Management 許可しない 無効 いいえ いいえ いいえ いいえ いいえ いいえ
8 PTPパケットの flagField の2ステップフラグが0の場合にのみ適用されます。
9 主張する場合に適用されます tx_egress_timestamp_request_valid