F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.2.6. RGMII受信

MIIデータ・イネーブル信号m_rx_enは、新しいフレームの開始を示すためにPHYによってアサートされ、フレームの最後のバイトがm_rx_d[3:0]バス上に現れるまでアサートされ続けます。フレームとフレームの間では、m_rx_enはデアサートされます。
図 70. 10/100 MbpsでのRGMII受信


図 71. 1000 MbpsでのRGMII受信


PHYのエラー信号とともにRGMIIインターフェイスで受信したフレームは、その後、エラー信号rx_err[0]がアサートされ、FIFOインターフェイスに転送されます。

図 72. ギガビット・モードでのエラーのあるRGMII受信


RGMII受信インターフェイスの最新の実装では、受信データ(クロックはデータの後)と比較して正の遅延rx_clkが生じます。