インテルのみ表示可能 — GUID: gui1664429055257
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: gui1664429055257
Ixiasoft
3.4.1. Temperature Readingデザイン例のファイル
次の表に、推奨されるものを示します。 インテル® Quartus® Prime デザインで設定できるピン割り当て。
ピン・アサインメント | 割り当て値 | 詳細 | デザインピン |
---|---|---|---|
FAST_INPUT_REGISTER | オン | MII、GMII、TBI インターフェイスの I/O タイミングを最適化します。 | MII、GMII、 RGMII、 TBI 入力ピン。 |
FAST_OUTPUT_REGISTER | オン | MII、GMII、TBI インターフェイスの I/O タイミングを最適化します。 | MII、GMII、 RGMII、 TBI 出力ピン。 |
IO_STANDARD | 高速差動I/O | FGT シリアル入力および出力ピンの I/O 規格。 |
FGT トランシーバーのシリアル入力および出力ピン。 |
IO_STANDARD | LVDS | LVDS/IO シリアル入力および出力ピンの I/O 規格。 | LVDS/IO トランシーバーのシリアル入力および出力ピン。 |
GLOBAL_SIGNAL | Global clock | グローバル クロック ネットワークを使用するようにクロック信号を割り当てます。この設定を使用して、 インテル® Quartus® Prime より良いタイミング クロージャを実現するフィッター プロセスのソフトウェア。 |
|
GLOBAL_SIGNAL | Regional clock | 地域クロック ネットワークを使用するようにクロック信号を割り当てる。この設定を使用して、 インテル® Quartus® Prime より良いタイミング クロージャを実現するフィッター プロセスのソフトウェア。 |
|