F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

3.4.1. Temperature Readingデザイン例のファイル

次の表に、推奨されるものを示します。 インテル® Quartus® Prime デザインで設定できるピン割り当て。

表 10.  EPM240のピン・アサインメント
ピン・アサインメント 割り当て値 詳細 デザインピン
FAST_INPUT_REGISTER オン MII、GMII、TBI インターフェイスの I/O タイミングを最適化します。 MII、GMII、 RGMII、 TBI 入力ピン。
FAST_OUTPUT_REGISTER オン MII、GMII、TBI インターフェイスの I/O タイミングを最適化します。 MII、GMII、 RGMII、 TBI 出力ピン。
IO_STANDARD 高速差動I/O

FGT シリアル入力および出力ピンの I/O 規格。

FGT トランシーバーのシリアル入力および出力ピン。

IO_STANDARD LVDS LVDS/IO シリアル入力および出力ピンの I/O 規格。 LVDS/IO トランシーバーのシリアル入力および出力ピン。
GLOBAL_SIGNAL Global clock グローバル クロック ネットワークを使用するようにクロック信号を割り当てます。この設定を使用して、 インテル® Quartus® Prime より良いタイミング クロージャを実現するフィッター プロセスのソフトウェア。
  • カチカチ そして リセット MAC 専用ピン (内部 FIFO なし)。
  • カチカチ そして ref_clk トランシーバーを備えた MAC および PCS 用の入力ピン (内部 FIFO なし)。
GLOBAL_SIGNAL Regional clock 地域クロック ネットワークを使用するようにクロック信号を割り当てる。この設定を使用して、 インテル® Quartus® Prime より良いタイミング クロージャを実現するフィッター プロセスのソフトウェア。
  • rx_clk<n> そして tx_clk<n> MII/GMII インターフェイス (内部 FIFO なし) を使用する MAC のみの入力ピン。
  • rx_clk<n> RGMII インターフェイス (内部 FIFO なし) を使用する MAC 専用の入力ピン。