F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.6.3. IEEE 1588v2 Ingress Receive Signals

表 76.  IEEEとFPGA間のTX 1588タイムスタンプ・インターフェイス信号
信号 I/O 概要
tx_egress_timestamp_96b_data_n O 96 送信インターフェース信号。この信号は、送信フレームの要求されたタイムスタンプをフィンガープリントとともに伝送します。 tx_egress_timestamp_96b_fingerprint

48 ビットの秒フィールド、32 ビットのナノ秒フィールド、および 16 ビットの小数ナノ秒フィールドで構成されます。

tx_egress_timestamp_96b_valid O 1 送信インターフェース信号。この信号がアサートされると、タイムスタンプが取得され、タイムスタンプ要求が特定のフレームに対して有効であることを示します。

パケットの開始と同じクロック サイクルでこの信号をアサートします (avalon_st_tx_startofpacket と断言されます)。

tx_egress_timestamp_96b_fingerprint O n 関連付けられたタイムスタンプとともに返される構成可能な幅のフィンガープリント。

信号幅は TSTAMP_FP_WIDTH パラメーターによって決まります (デフォルトのパラメーター値は 4)。

tx_egress_timestamp_64b_data O 64 送信インターフェース信号。この信号は、フィンガープリント付きの送信フレームのタイムスタンプを要求しました tx_egress_timestamp_64b_fingerprint

48 ビットのナノ秒フィールドと 16 ビットの小数ナノ秒フィールドで構成されます。

tx_egress_timestamp_64b_valid O 1 送信インターフェース信号。この信号がアサートされると、タイムスタンプが取得され、タイムスタンプ要求が特定のフレームに対して有効であることを示します。

パケットの開始と同じクロック サイクルでこの信号をアサートします (avalon_st_tx_startofpacket または avalon_st_tx_startofpacket_n と断言されます)。

tx_egress_timestamp_64b_fingerprint O n 関連付けられたタイムスタンプとともに返される構成可能な幅のフィンガープリント。

信号幅は TSTAMP_FP_WIDTH パラメーターによって決まります (デフォルトのパラメーター値は 4)。