インテルのみ表示可能 — GUID: bhc1410931865734
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: bhc1410931865734
Ixiasoft
7.1.6.3. IEEE 1588v2 Ingress Receive Signals
信号 | I/O | 幅 | 概要 |
---|---|---|---|
tx_egress_timestamp_96b_data_n | O | 96 | 送信インターフェース信号。この信号は、送信フレームの要求されたタイムスタンプをフィンガープリントとともに伝送します。 tx_egress_timestamp_96b_fingerprint。 48 ビットの秒フィールド、32 ビットのナノ秒フィールド、および 16 ビットの小数ナノ秒フィールドで構成されます。 |
tx_egress_timestamp_96b_valid | O | 1 | 送信インターフェース信号。この信号がアサートされると、タイムスタンプが取得され、タイムスタンプ要求が特定のフレームに対して有効であることを示します。 パケットの開始と同じクロック サイクルでこの信号をアサートします (avalon_st_tx_startofpacket と断言されます)。 |
tx_egress_timestamp_96b_fingerprint | O | n | 関連付けられたタイムスタンプとともに返される構成可能な幅のフィンガープリント。 信号幅は TSTAMP_FP_WIDTH パラメーターによって決まります (デフォルトのパラメーター値は 4)。 |
tx_egress_timestamp_64b_data | O | 64 | 送信インターフェース信号。この信号は、フィンガープリント付きの送信フレームのタイムスタンプを要求しました tx_egress_timestamp_64b_fingerprint。 48 ビットのナノ秒フィールドと 16 ビットの小数ナノ秒フィールドで構成されます。 |
tx_egress_timestamp_64b_valid | O | 1 | 送信インターフェース信号。この信号がアサートされると、タイムスタンプが取得され、タイムスタンプ要求が特定のフレームに対して有効であることを示します。 パケットの開始と同じクロック サイクルでこの信号をアサートします (avalon_st_tx_startofpacket または avalon_st_tx_startofpacket_n と断言されます)。 |
tx_egress_timestamp_64b_fingerprint | O | n | 関連付けられたタイムスタンプとともに返される構成可能な幅のフィンガープリント。 信号幅は TSTAMP_FP_WIDTH パラメーターによって決まります (デフォルトのパラメーター値は 4)。 |