F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

6.1.5. IEEE 1588v2 機能 (Dword オフセット 0xD0 – 0xD6)

表 35.  IEEE MACレジスター
ワードオフセット フィールド名 R/W 説明 HW Reset
0xD0 tx_period RW 送信データパス上のタイムスタンプ調整のためのクロック周期。ピリオド レジスタには、実際のタイムスタンプと GMII バスを分離するステージの数が乗算されます。
  • ビット 0 ~ 15: ナノ秒未満の周期 (TX_PERIOD_FNS)。
  • ビット 16 ~ 24: ナノ秒単位の周期 (TX_PERIOD_NS)。
  • ビット 25 ~ 31: 未使用。

この周期のデフォルト値は 0 です。125 MHz クロックの場合、このレジスタを 8 ns に設定します。

0x0
0xD1 tx_adjust_fns RW 送信データパス上の送信タイムスタンプの静的なタイミング調整 (ナノ秒未満)。
  • ビット 0 ~ 15: ナノ秒未満のタイミング調整。
  • ビット 16 ~ 31: 未使用。
0x0
0xD2 tx_adjust_ns RW 送信データパス上のアウトバウンドタイムスタンプのナノ秒単位の静的タイミング調整。
  • ビット 0 ~ 15: ナノ秒単位のタイミング調整。
  • ビット 16 ~ 23: 未使用。
0x0
0xD3 rx_period RW 受信データパス上のタイムスタンプ調整のためのクロック周期。ピリオド レジスタには、実際のタイムスタンプと GMII バスを分離するステージの数が乗算されます。
  • ビット 0 ~ 15: ナノ秒未満の周期 (RX_PERIOD_FNS)。
  • ビット 16 ~ 24: ナノ秒単位の周期 (RX_PERIOD_NS)。
  • ビット 25 ~ 31: 未使用。

この周期のデフォルト値は 0 です。125 MHz クロックの場合、このレジスタを 8 ns に設定します。

0x0
0xD4 rx_adjust_fns RW 受信データパス上の送信タイムスタンプの静的なタイミング調整 (ナノ秒未満)。
  • ビット 0 ~ 15: ナノ秒未満のタイミング調整。
  • ビット 16 ~ 31: 未使用。
0x0
0xD5 rx_adjust_ns RW 受信データパス上の送信タイムスタンプの静的タイミング調整 (ナノ秒単位)。
  • ビット 0 ~ 15: ナノ秒単位のタイミング調整。
  • ビット 16 ~ 23: 未使用。
0x0