F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.8.3. インテル LVDSトランスミッターおよび受信機のSoft-CDRI/O信号

これらの信号はにのみ適用されます Intel Agilex® 7 デバイス。
表 84.  SERDESコントロール信号
I/O 変更内容
refclk I 125 MHzローカル基準クロック・オシレーター
txp O トランスミッターのシリアルデータの正の信号。
txn O トランスミッターのシリアルデータの負の信号。
rxp I 受信機のシリアルデータの正の信号。
rxn I 受信機のシリアルデータの負の信号。
rx_recovclkout O レシーバ・チャネルからのリカバリー・クロック。
lvds_tx_pll_locked O トランスミッタPLLのPLL ロック・インジケーター。