F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.8.2. トランシーバーNative PHYポート

表 83.  トランシーバーNative PHYポート
フィールド名 I/O 詳細
cdr_ref_clk_n I SyncE サポートを有効にした場合に、周波数 125 MHz の RX PLL リファレンス クロックを接続するポート。