インテルのみ表示可能 — GUID: ini1669371158468
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: ini1669371158468
Ixiasoft
B.1. 機能コンフィグレーション・パラメーター
のパラメーターを使用して、MACとPCSの特定の機能をイネーブルまたはディスエーブルできます。
パラメーター | 説明 | Default |
---|---|---|
10/100/1000イーサネットMACを含むコンフィグレーションでサポートされているパラメーター | ||
ETH_MODE | 10: MII を有効にします。 100: MII を有効にします。 1000: GMII を有効にします。 |
1000 |
HD_ENA | を設定します HD_ENA 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 0 |
TB_MACPAUSEQ | を設定します 一時停止_量子 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 15 |
TB_MACIGNORE_PAUSE | を設定します 一時停止_無視 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 0 |
TB_MACFWD_PAUSE | を設定します 一時停止_FWD 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 0 |
TB_MACFWD_CRC | を設定します CRC_FWD 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 0 |
TB_MACINSERT_ADDR | を設定します ADDR_INS 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 0 |
TB_PROMIS_ENA | を設定します プロミス_JP 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 1 |
TB_MACPADEN | を設定します PAD_JP 少し入った コマンド構成 登録する。見る Command_Config レジスタ (Dword オフセット 0x02)。 | 1 |
TB_MACLENMAX | 最大フレーム長。 | 1518 |
TB_IPG_LENGTH | を設定します tx_ipg_length 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 12 |
TB_MDIO_ADDR0 | を設定します mdio_addr0 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 0 |
TB_MDIO_ADDR1 | を設定します mdio_addr1 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 1 |
TX_FIFO_AE | を設定します tx_ほぼ空 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 8 |
TX_FIFO_AF | を設定します tx_almost_full 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 10 |
RX_FIFO_AE | を設定します rx_almost_empty 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 8 |
RX_FIFO_AF | を設定します rx_almost_full 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 8 |
TX_FIFO_SECTION_EMPTY | を設定します tx_section_empty 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 16 |
TX_FIFO_SECTION_FULL | を設定します tx_section_full 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 16 |
RX_FIFO_SECTION_EMPTY | を設定します rx_section_empty 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 0 |
RX_FIFO_SECTION_FULL | を設定します rx_section_full 登録する。見る 基本構成レジスタ (Dword オフセット 0x00 – 0x17)。 | 16 |
MCAST_TABLEN | マルチキャスト・アドレスの選択元であるMCAST_ADDRESSLISTから、最初のn個のアドレスを指定します。 | 9 |
MCAST_ADDRESSLIST | マルチキャスト・アドレスのリスト。 | 0x887654332211 0x886644352611 0xABCDEF012313 0x92456545AB15 0x432680010217 0xADB589215439 0xFFEACFE3434B 0xFFCCDDAA3123 0xADB358415439 |
1000BASE-X/SGMII PCSを含むコンフィグレーションでサポートされているパラメーター | ||
TB_SGMII_ENA | を設定します SGMII_ENA 少し入った if_mode 登録する。見る If_Mode レジスタ (ワード オフセット 0x14)。 | 0 |
TB_SGMII_AUTO_CONF | を設定します USE_GMII_AN 少し入った if_mode 登録する。見る If_Mode レジスタ (ワード オフセット 0x14)。 | 0 |