F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.6.2. IEEE 1588v2RXタイムスタンプ信号

表 75.  IEEE 1588v2RXタイムスタンプインターフェイス信号
信号 I/O 概要
rx_ingress_timestamp_96b_data_n O 96 受信データパスで入力タイムスタンプを伝送します。 48ビット秒フィールド、32ビットナノ秒フィールド、および16ビット小数ナノ秒フィールドで構成されます。

MACは、すべての受信フレームのタイムスタンプを提示し、アサートするのと同じクロックサイクルでこの信号をアサートします rx_ingress_timestamp_96b_valid

rx_ingress_timestamp_96b_valid O 1 アサートされると、この信号は次のことを示します rx_ingress_timestamp_96b_data 有効なタイムスタンプが含まれています。

すべての受信フレームについて、MACはパケットの開始を受信するのと同じクロックサイクルでこの信号をアサートします(avalon_st_rx_startofpacket アサートされます)。

rx_ingress_timestamp_64b_data O 64 受信データパスで入力タイムスタンプを伝送します。 48ビットのナノ秒フィールドと16ビットの小数ナノ秒フィールドで構成されます。

MACは、すべての受信フレームのタイムスタンプを提示し、アサートするのと同じクロックサイクルでこの信号をアサートします rx_ingress_timestamp_64b_valid

rx_ingress_timestamp_64b_valid O 1 アサートされると、この信号は次のことを示します rx_ingress_timestamp_64b_data 有効なタイムスタンプが含まれています。

すべての受信フレームについて、MACはパケットの開始を受信するのと同じクロックサイクルでこの信号をアサートします(avalon_st_rx_startofpacket アサートされます)。