インテルのみ表示可能 — GUID: bhc1410932150399
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: bhc1410932150399
Ixiasoft
8.3. 新しいユーザー インターフェイスでの公開ポート
新しいユーザーインターフェースでは、 プラットフォーム・デザイナーMAC 機能を備えたデザインの場合、公開ポートを手動で接続するか、終端する必要があります。
内部 FIFO バッファを備えた MAC バリエーションでは、レディ レイテンシはスタンドアロンと両方で 2 です。 プラットフォーム・デザイナー 流れ。の プラットフォーム・デザイナー システムはタイミング アダプタを挿入して、レディ レイテンシをゼロに変更します。
ポート名 | I/O | 幅 | 推奨終端方法 |
---|---|---|---|
xon_gen | I | 1 | 1'b0 |
xoff_gen | I | 1 | 1'b0 |
magic_wakeup | O | 1 | 開いたまま |
magic_sleep_n | I | 1 | 1'b1 |
ff_tx_crc_fwd | I | 1 | 1'b0 |
ff_tx_septy | O | 1 | 開いたまま |
tx_ff_uflow | O | 1 | 開いたまま |
ff_tx_a_full | O | 1 | 開いたまま |
ff_tx_a_empty | O | 1 | 開いたまま |
rx_err_stat | O | 18 | 開いたまま |
rx_frm_type | O | 4 | 開いたまま |
ff_rx_dsav | O | 1 | 開いたまま |
ff_rx_a_full | O | 1 | 開いたまま |
ff_rx_a_empty | O | 1 | 開いたまま |
次の表は、 プラットフォーム・デザイナー 内部 FIFO バッファのない MAC 変動があるデザインのシステム。
ポート名 | I/O | 幅 | 推奨終端方法 |
---|---|---|---|
xon_gen_<n> | I | 1 | 1'b0 |
xoff_gen_<n> | I | 1 | 1'b0 |
マジックウェイクアップ_<n> | O | 1 | 開いたまま |
magic_sleep_n_<n> | I | 1 | 1'b1 |
ff_tx_crc_fwd_<n> | I | 1 | 1'b0 |