F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

6.3.2. Triple-Speed Ethernet SGMIIを使用したシステム

図 46.  Triple-Speed Ethernet レジスタ初期化推奨を備えた SGMII を備えたシステム


上の図に示す例では、次の推奨初期化シーケンスを使用してください。

  1. MDIO を使用した外部 PHY の初期化

    の手順 1 を参照してください。 MII/GMIIを備えたシステム

  2. PCS コンフィギュレーション レジスタの初期化
    1. 21ビット・オート・ネゴシエーション・リンク・タイマー。

      //SGMII のリンク タイマーを 1.6ms に設定します

      link_timer (アドレス オフセット 0x12) = 0x0D40

      Link_timer (アドレス オフセット 0x13) = 0x03

    2. SGMII の構成

      //SGMII インターフェイスを有効にし、SGMII オート ネゴシエーションを有効にする

      //SGMII_ENA = 1、USE_SGMII_AN = 1

      if_mode = 0x0003

    3. Enable Auto-Negotiation

      Enable Auto-Negotiation

      //AUTO_NEGOTIATION_ENA = 1、ビット 6、8、13 は無視できます

      PCS制御レジスター(オフセット0x1140)

    4. PCSリセット

      //設定が変更された場合は、PCS ソフトウェアのリセットが推奨されます

      //リセット = 1

      PCS制御レジスター(オフセット0x9140)

      PCS 制御レジスタの RESET ビットがクリアされるまで待ちます

  3. MAC 構成レジスタの初期化

    のステップ 2 を参照してください。 MII/GMIIを備えたシステム

注:

1000BASE-X/SGMII PCS が初期化されている場合は、 ETH_SPEED (ビット3)および ENA_10 (ビット25) コマンド構成 半二重が PHY/PCS ステータス レジスタで報告される場合、レジスタを 0 に設定します。 HD_ENA (ビット 10) から 1 インチ コマンド構成 登録する。