F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

7.1.10.5. MII

表 91.  MII信号
I/O 変更内容
MII送信インターフェイス
mii_tx_d[3:0] I MII送信データバスです。
mii_tx_en I この信号は、mii_tx_d[3:0]でのデータが有効であることを示すためにアサートされます。
mii_tx_err I この信号は、送信されたフレームが無効であることをPHYデバイスに示すためにアサートされます。
MII受信インターフェイス
mii_rx_d[3:0] O MII受信データバスです。
mii_rx_dv O この信号は、mii_rx_d[3:0]でのデータが有効であることを示すためにアサートされます。CRCフィールドの最初のプリアンブル・バイトから最後のバイトが受信されるまで、フレーム受信の間アサートされ続けます。
mii_rx_err O この信号は、現行フレームにエラー・データが含まれていることを示すためにPHYデバイスによってアサートされます。
mii_col O 衝突検出の信号です。この信号は、フレーム送信中に衝突が検出されたことを示すためにPCSファンクションによってアサートされます。
mii_crs O キャリア・センス検出の信号です。この信号は、送受信アクティビティがイーサネット回線上で検出されたことを示すためにPCSファンクションによってアサートされます。