F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 741328
日付 6/26/2023
Public
ドキュメント目次

5.3.2. IEEE 1588v2の機能

  • 送信データパスでの4種類のPTPクロックをサポートします。
    • マスターとスレーブの通常のクロック
    • マスターとスレーブの境界クロック
    • エンドツーエンド (E2E) トランスペアレント・クロック
    • ピアツーピア (P2P) トランスペアレント・クロック
  • 次のメッセージタイプでPTPをサポートします。
    • PTPイベントメッセージ - Sync、Delay_Req、Pdelay_Req、およびPdelay_Resp
    • PTPの一般的なメッセージ - Follow_Up、Delay_Resp、Pdelay_Resp_Follow_Up、Announce、Management、およびSignaling
  • 送信データパスでの1ステップと2ステップの同時クロック同期をサポートします。
    • 1ステップのクロック同期 - MAC機能では、Sync PTPメッセージに正確なタイムスタンプを挿入するか、滞留時間で訂正フィールドを更新します。
    • 2ステップのクロック同期 - MAC機能では、すべてのPTPメッセージに対して正確なタイムスタンプおよび関連するフィンガープリントを提供します。
  • 次の PHY 動作速度精度をサポートします。
    • ランダムエラー:
      • 10Mbps - 該当なし
      • 100Mbps - タイムスタンプ精度 ± 5 ns
      • 1000Mbps - タイムスタンプ精度 ± 2 ns
    • 静的エラー - タイムスタンプ精度 ± 3 ns
  • PTPパケット用のIEEE 802.3、UDP/IPv4、およびUDP/IPv6プロトコルのカプセル化をサポートします。
  • タグなし、VLAN タグ付き、スタック VLAN タグ付き PTP フレーム、および任意の数の MPLS ラベルをサポートします。
  • 送信データパスと受信データパスの両方でタイムスタンプ訂正用のコンフィグレーション可能なレジスターをサポートします。
  • 64 ビットおよび 96 ビットのタイムスタンプのストリームを提供する時刻 (ToD) クロックをサポートします。