インテルのみ表示可能 — GUID: bhc1410931749894
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: bhc1410931749894
Ixiasoft
5.3.2. IEEE 1588v2の機能
- 送信データパスでの4種類のPTPクロックをサポートします。
- マスターとスレーブの通常のクロック
- マスターとスレーブの境界クロック
- エンドツーエンド (E2E) トランスペアレント・クロック
- ピアツーピア (P2P) トランスペアレント・クロック
- 次のメッセージタイプでPTPをサポートします。
- PTPイベントメッセージ - Sync、Delay_Req、Pdelay_Req、およびPdelay_Resp
- PTPの一般的なメッセージ - Follow_Up、Delay_Resp、Pdelay_Resp_Follow_Up、Announce、Management、およびSignaling
- 送信データパスでの1ステップと2ステップの同時クロック同期をサポートします。
- 1ステップのクロック同期 - MAC機能では、Sync PTPメッセージに正確なタイムスタンプを挿入するか、滞留時間で訂正フィールドを更新します。
- 2ステップのクロック同期 - MAC機能では、すべてのPTPメッセージに対して正確なタイムスタンプおよび関連するフィンガープリントを提供します。
- 次の PHY 動作速度精度をサポートします。
- ランダムエラー:
- 10Mbps - 該当なし
- 100Mbps - タイムスタンプ精度 ± 5 ns
- 1000Mbps - タイムスタンプ精度 ± 2 ns
- 静的エラー - タイムスタンプ精度 ± 3 ns
- ランダムエラー:
- PTPパケット用のIEEE 802.3、UDP/IPv4、およびUDP/IPv6プロトコルのカプセル化をサポートします。
- タグなし、VLAN タグ付き、スタック VLAN タグ付き PTP フレーム、および任意の数の MPLS ラベルをサポートします。
- 送信データパスと受信データパスの両方でタイムスタンプ訂正用のコンフィグレーション可能なレジスターをサポートします。
- 64 ビットおよび 96 ビットのタイムスタンプのストリームを提供する時刻 (ToD) クロックをサポートします。