インテルのみ表示可能 — GUID: mwh1409958250601
Ixiasoft
1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
インテルのみ表示可能 — GUID: mwh1409958250601
Ixiasoft
3.1. Intel FPGA IPコアの紹介
インテルおよび戦略的IPパートナーは、インテルFPGAデバイス用に最適化されたコンフィグレーション可能なIPコアの幅広いポートフォリオを提供しています。
インテル® Quartus® Prime開発ソフトウェアのインストールには、Intel FPGA IPライブラリーが含まれています。最適化および検証済みのIntel FPGA IPコアをデザインに統合して、デザインサイクルを短縮し、パフォーマンスを最大化します。 インテル® Quartus® Prime開発ソフトウェアは、他のソースからのIPコアの統合もサポートしています。IP Catalog (Tools > IP Catalog) を使用して、カスタムIPバリエーションの合成ファイルとシミュレーション・ファイルを効率的にパラメーター化および生成します。Intel FPGA IPライブラリーには、次のタイプのIPコアが含まれています。
基本機能 | インターフェイス・プロトコル |
ブリッジとアダプター | 低電力機能 |
DSP機能 | メモリー・インターフェイスとコントローラー |
インテルFPGAインターコネクト | プロセッサーとペリフェラル |
このドキュメントでは、 インテル® Quartus® Prime開発ソフトウェアのスタンドアロンIPコアのパラメーター化、生成、アップグレード、およびシミュレーションに関する基本情報を提供します。
図 12. Intel FPGA IP Catalog