インテルのみ表示可能 — GUID: ppn1597340259714
Ixiasoft
2.4.4.5.1. デフォルトのマルチサイクル解析
2.4.4.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.4.4.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.4.4.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.4.4.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.4.4.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.4.4.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.4.4.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.5.1. Fmax 概要レポート
2.5.2. Report Timingレポート
2.5.3. ソースファイルごとのタイミングレポート
2.5.4. データ遅延レポート
2.5.5. ネット遅延レポート
2.5.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.7. クロック間転送レポート
2.5.8. メタスタビリティー・レポート
2.5.9. CDC Viewer レポート
2.5.10. 非同期 CDC レポート
2.5.11. ロジック深度レポート
2.5.12. 近隣パスレポート
2.5.13. レジスター分布レポート
2.5.14. ルーティング着目ネットレポート
2.5.15. リタイミング制約レポート
2.5.16. レジスター統計情報レポート
2.5.17. パイプライン情報レポート
2.5.18. 時間借用データレポート
2.5.19. 例外レポートおよび例外範囲レポート
2.5.20. ボトルネック・レポート
2.5.21. タイミングの確認
2.5.22. SDCレポート
インテルのみ表示可能 — GUID: ppn1597340259714
Ixiasoft
2.2.4.1.1. デザイン・アシスタントからタイミング・アナライザーへのクロスプローブ
デザイン・アシスタントにおける規則違反の一部は、タイミング・アナライザーへのクロスプローブが可能です。例えば、デザイン・アシスタントがフラグを立てたパスで、ホールドに関する追加遅延のためにセットアップ解析違反が示されている場合は、タイミング・アナライザーにクロスプローブして、影響のあるパスとエッジの詳細情報を表示することができます。
図 48. デザイン・アシスタントからタイミング・アナライザーへのクロスプローブ (規則TMC-20210の違反)
次の手順に従い、デザイン・アシスタントにおける規則違反をタイミング・アナライザーへクロスプローブします。
- 少なくともコンパイラーのPlanステージまでデザインをコンパイルします。
- コンパイルレポートのデザイン・アシスタント・フォルダーで規則違反を見つけます。
- 規則違反を右クリックし、その違反で利用可能な Report Timing コマンドを表示します。
- Report Timing コマンドをクリックします。タイミング・アナライザーが開き、違反パスのタイミングデータが報告されます。Report Timing (Extra Info) には、ホールドの推定追加遅延、およびルーティング・ステージの輻輳に対する影響が追加データとして含まれます。