インテルのみ表示可能 — GUID: iva1597163042454
Ixiasoft
2.4.4.5.1. デフォルトのマルチサイクル解析
2.4.4.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.4.4.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.4.4.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.4.4.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.4.4.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.4.4.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.4.4.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.5.1. Fmax 概要レポート
2.5.2. Report Timingレポート
2.5.3. ソースファイルごとのタイミングレポート
2.5.4. データ遅延レポート
2.5.5. ネット遅延レポート
2.5.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.7. クロック間転送レポート
2.5.8. メタスタビリティー・レポート
2.5.9. CDC Viewer レポート
2.5.10. 非同期 CDC レポート
2.5.11. ロジック深度レポート
2.5.12. 近隣パスレポート
2.5.13. レジスター分布レポート
2.5.14. ルーティング着目ネットレポート
2.5.15. リタイミング制約レポート
2.5.16. レジスター統計情報レポート
2.5.17. パイプライン情報レポート
2.5.18. 時間借用データレポート
2.5.19. 例外レポートおよび例外範囲レポート
2.5.20. ボトルネック・レポート
2.5.21. タイミングの確認
2.5.22. SDCレポート
インテルのみ表示可能 — GUID: iva1597163042454
Ixiasoft
2.5.15. リタイミング制約レポート
タイミング・アナライザーの Reports > Design Metrics > Report Retiming Restrictions... コマンドでは、Hyper-Retiming を制約するデザイン条件 (電源投入時の「Care」制約など) の存在を報告し、各ポートの属性を変更せずに維持することができます。このレポートを参照して回路を改善し、回路のパフォーマンスを制限するリタイミング制約を取り除くことができます。report_retiming_restrictions が同等のスクリプトコマンドです。
図 177. Report Retiming Restrictions レポート
値が 2 つあるテーブルエントリーの場合、括弧内の値は、特定のエンティティー単体でのリタイミング制約の数を示しています。括弧外に示されている値は、特定のエンティティーとその hierarchy 内のすべてのサブエンティティーのリタイミング制約の数を示しています。