インテルのみ表示可能 — GUID: mwh1410383735356
Ixiasoft
2.4.4.5.1. デフォルトのマルチサイクル解析
2.4.4.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.4.4.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.4.4.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.4.4.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.4.4.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.4.4.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.4.4.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.5.1. Fmax 概要レポート
2.5.2. Report Timingレポート
2.5.3. ソースファイルごとのタイミングレポート
2.5.4. データ遅延レポート
2.5.5. ネット遅延レポート
2.5.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.7. クロック間転送レポート
2.5.8. メタスタビリティー・レポート
2.5.9. CDC Viewer レポート
2.5.10. 非同期 CDC レポート
2.5.11. ロジック深度レポート
2.5.12. 近隣パスレポート
2.5.13. レジスター分布レポート
2.5.14. ルーティング着目ネットレポート
2.5.15. リタイミング制約レポート
2.5.16. レジスター統計情報レポート
2.5.17. パイプライン情報レポート
2.5.18. 時間借用データレポート
2.5.19. 例外レポートおよび例外範囲レポート
2.5.20. ボトルネック・レポート
2.5.21. タイミングの確認
2.5.22. SDCレポート
インテルのみ表示可能 — GUID: mwh1410383735356
Ixiasoft
2.4.2. I/O制約
タイミング・アナライザーは、外部ソースがデザイン内のレジスターと相互に通信するデザインのセットアップおよびホールドの関係を確認します。 タイミング・アナライザーは、入力および出力の外部遅延モデリングをサポートしています。それには、set_input_delay および set_output_delay コマンドを使用します。クロックと、クロックに対する最小および最大到着時間を指定することができます。
デザインを完全に解析する前に、内部および外部のタイミング要件を指定します。外部のタイミング要件を指定すると、タイミング・アナライザーは、I/O インターフェイス、またはデバイスのペリフェラルをシステムの仕様に対して検証します。
Check Timing (check_timing) コマンドを使用すると、さまざまなタイミング制約の問題 (入力遅延制約のない、クロックではない入力ポートの数など) を確認することができます。