インテルのみ表示可能 — GUID: qrj1707865545675
Ixiasoft
2.4.4.5.1. デフォルトのマルチサイクル解析
2.4.4.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.4.4.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.4.4.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.4.4.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.4.4.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.4.4.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.4.4.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.5.1. Fmax 概要レポート
2.5.2. Report Timingレポート
2.5.3. ソースファイルごとのタイミングレポート
2.5.4. データ遅延レポート
2.5.5. ネット遅延レポート
2.5.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.7. クロック間転送レポート
2.5.8. メタスタビリティー・レポート
2.5.9. CDC Viewer レポート
2.5.10. 非同期 CDC レポート
2.5.11. ロジック深度レポート
2.5.12. 近隣パスレポート
2.5.13. レジスター分布レポート
2.5.14. ルーティング着目ネットレポート
2.5.15. リタイミング制約レポート
2.5.16. レジスター統計情報レポート
2.5.17. パイプライン情報レポート
2.5.18. 時間借用データレポート
2.5.19. 例外レポートおよび例外範囲レポート
2.5.20. ボトルネック・レポート
2.5.21. タイミングの確認
2.5.22. SDCレポート
インテルのみ表示可能 — GUID: qrj1707865545675
Ixiasoft
2.4. タイミング制約の詳細
このセクションで提供する例では、SDCタイミング制約の正しい適用方法について説明します。これは、デザインの合成およびフィッターによる配置のガイドとなり、正確なタイミング解析を可能にするものです。
初期の一連の制約を定義し、その後、デザインを進めるなかでこれらの制約を繰り返し変更することができます。デザインサイクルの早い段階では、RTLでのSDC制約を使用してRTLノードの解析を行うことができます。この解析により、後続のコンパイルステージで変化しない制約 (クロック定義など) の安定したリファレンスを取得します。RTLでのSDC制約セットを制定すると、デザインサイクル全体を通してそれらの伝播と適用が可能になります。同時に、従来の .sdc ファイルを作成して残りのデザイン要素の解析に使用できるため、デザインの進展に合わせて制約を繰り返し柔軟に調整することができます。
このセクションでは、推奨される従来のSDCタイミング制約の適切な適用方法についても説明します。従来のSDC制約は、フィッターによる .sdc ファイルを介しての配置のガイドとなるため、デザインフロー全体で制約を正確に制御する代替アプローチとなります。