インテルのみ表示可能 — GUID: mwh1410383541345
Ixiasoft
2.4.4.5.1. デフォルトのマルチサイクル解析
2.4.4.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.4.4.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.4.4.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.4.4.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.4.4.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.4.4.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.4.4.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.5.1. Fmax 概要レポート
2.5.2. Report Timingレポート
2.5.3. ソースファイルごとのタイミングレポート
2.5.4. データ遅延レポート
2.5.5. ネット遅延レポート
2.5.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.7. クロック間転送レポート
2.5.8. メタスタビリティー・レポート
2.5.9. CDC Viewer レポート
2.5.10. 非同期 CDC レポート
2.5.11. ロジック深度レポート
2.5.12. 近隣パスレポート
2.5.13. レジスター分布レポート
2.5.14. ルーティング着目ネットレポート
2.5.15. リタイミング制約レポート
2.5.16. レジスター統計情報レポート
2.5.17. パイプライン情報レポート
2.5.18. 時間借用データレポート
2.5.19. 例外レポートおよび例外範囲レポート
2.5.20. ボトルネック・レポート
2.5.21. タイミングの確認
2.5.22. SDCレポート
インテルのみ表示可能 — GUID: mwh1410383541345
Ixiasoft
1.2.1.2. タイミングパス
タイミングパスは、2 つのデザインノードを接続します (レジスターの出力と別のレジスターの入力など)。
タイミングパスのタイプを理解することは、タイミング・クロージャーおよび最適化において重要です。タイミング・アナライザーは、次のパスを識別して解析します。
- エッジパス - ポートからピン、ピンからピン、ピンからポートへの接続
- クロックパス - デバイスポートまたは内部生成クロックピンからレジスターのクロックピンへの接続
- データパス - シーケンシャル要素のポートまたはデータ出力ピンから別のシーケンシャル要素のポートまたはデータ入力ピンへの接続
- 非同期パス - 別のシーケンシャル要素のポートまたは非同期ピンからの接続 (非同期リセットや非同期クリアなど)
図 3. タイミング・アナライザーで一般的に解析されるパスのタイプ
デザインのさまざまなパスを識別する他にも、タイミング・アナライザーは、クロックの特性を解析し、単一のレジスター間パスの任意の 2 つのレジスター間におけるワーストケースの要件を計算します。クロックの特性を解析する前に、デザインのすべてのクロックを制約する必要があります。