インテルのみ表示可能 — GUID: mwh1410383601008
Ixiasoft
2.4.4.5.1. デフォルトのマルチサイクル解析
2.4.4.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.4.4.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.4.4.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.4.4.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.4.4.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.4.4.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.4.4.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.5.1. Fmax 概要レポート
2.5.2. Report Timingレポート
2.5.3. ソースファイルごとのタイミングレポート
2.5.4. データ遅延レポート
2.5.5. ネット遅延レポート
2.5.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.7. クロック間転送レポート
2.5.8. メタスタビリティー・レポート
2.5.9. CDC Viewer レポート
2.5.10. 非同期 CDC レポート
2.5.11. ロジック深度レポート
2.5.12. 近隣パスレポート
2.5.13. レジスター分布レポート
2.5.14. ルーティング着目ネットレポート
2.5.15. リタイミング制約レポート
2.5.16. レジスター統計情報レポート
2.5.17. パイプライン情報レポート
2.5.18. 時間借用データレポート
2.5.19. 例外レポートおよび例外範囲レポート
2.5.20. ボトルネック・レポート
2.5.21. タイミングの確認
2.5.22. SDCレポート
インテルのみ表示可能 — GUID: mwh1410383601008
Ixiasoft
1.2.4. リカバリーとリムーバル解析
リカバリー時間とは、次のクロックエッジに対する非同期コントロール信号のデアサート最小時間長です。
例えば、clear 信号や preset 信号は次のアクティブ・クロック・エッジの前に安定している必要があります。リカバリースラックの計算はクロック・セットアップ・スラックの計算と似ていますが、計算は非同期コントロール信号に適用されます。
図 15. 非同期コントロール信号がレジスターされる場合のリカバリースラック算出方法
図 16. 非同期コントロール信号がレジスターされない場合のリカバリースラック算出方法
注: 非同期リセット信号がデバイスの I/O ポートからの場合は、非同期リセットポートに入力遅延制約を作成し、タイミング・アナライザーでパスのリカバリー解析を実行できるようにする必要があります。
リムーバル時間とは、アクティブ・クロック・エッジ後に非同期コントロール信号のデアサートが安定している必要がある最小時間長です。タイミング・アナライザーでのリムーバルスラックの計算はクロック・ホールド・スラックの計算と似ていますが、計算は非同期コントロール信号に適用されます。
図 17. 非同期コントロール信号がレジスターされる場合のリムーバルスラック算出方法
図 18. 非同期コントロール信号がレジスターされない場合のリムーバルスラック算出方法
非同期リセット信号がデバイスピンからの場合は、非同期リセットピンに入力遅延制約を作成し、タイミング・アナライザーでパスのリムーバル解析を実行できるようにする必要があります。