インテルのみ表示可能 — GUID: sam1403481527051
Ixiasoft
1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
インテルのみ表示可能 — GUID: sam1403481527051
Ixiasoft
3.4.7. 固定小数点演算のアキュムレーターとチェーンアウト加算器
Arria 10の可変精度 DSP ブロックでは、固定小数点演算向けの64 ビットのアキュムレーターと64 ビットの加算器をサポートしています。
次の信号は、アキュムレーターの機能をダイナミックに制御することができます。
- NEGATE
- LOADCONST
- ACCUMULATE
アキュムレーターは、出力レジスターバンクとアキュムレーターの間に位置する 64 ビットのダブル累算レジスターをイネーブルすることで、ダブル累算をサポートします。
アキュムレーターおよびチェーンアウト加算器機能は、2 つの固定小数点演算の独立した18 x 19モードではサポートされません。
機能 | 説明 | NEGATE | LOADCONST | ACCUMULATE |
---|---|---|---|---|
Zeroing | アキュムレーターをディスエーブルします。 | 0 | 0 | 0 |
Preload | 結果は常にプリロード値に加算されます。 64 ビットのプリロード値の 1 ビットのみは「1」です。この値は64 ビットの結果の任意の位置への DSP 結果の丸めとして使用できます。 | 0 | 1 | 0 |
Accumulation | 前回の累算結果に現在の結果を加算します。 | 0 | X | 1 |
Decimation + Accumulate | この機能は現在の結果を 2 の補数に変換し、以前の結果に加算します。 | 1 | X | 1 |
Decimation + Chainout Adder | この機能は現在の結果を 2 の補数に変換し、以前の DSP ブロックの出力に加算します。 | 1 | 0 | 0 |