インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

7.1. エンハンスト・コンフィグレーションおよびプロトコルを介したコンフィグレーション

表 91.   Arria® 10デバイスのコンフィグレーション・スキームと機能 Arria 10デバイスは、1.8 Vのプログラミング電圧および多様なコンフィグレーション・モードをサポートしています。
スキーム データ幅

最大クロックレート

(MHz)

最大データレート

(Mbps)

26
圧縮復元 デザイン・セキュリティー27 パーシャルリコンフィグレーション 28 リモート・システム・アップデート
JTAG 1 ビット 33 33 可能 29
EPCQ-Lコンフィグレーション・デバイスを介したアクティブシリアル (AS)

1 ビット、

4 ビット

100 400 可能 可能 可能29 可能
CPLD または外部マイクロコントローラーを介したパッシブシリアル (PS) 1 ビット 100 100 可能 可能 可能29 パラレル・フラッシュ・ローダー (PFL) IP コア
CPLD または外部マイクロコントローラーを介した高速パッシブパラレル (FPP) 8 ビット 100 3200 可能 可能 可能 30 PFL IP コア
16 ビット 可能 可能
32 ビット 可能 可能
HPS を介したコンフィグレーション 16 ビット 100 3200 可能 可能 可能
32 ビット 可能 可能
CvP (Configuration via Protocol) (PCIe)

×1、×2、×4、×8レーン

8000 可能 可能 可能29

CvP (Configuration via Protocol) を使用して PCIe を介してArria 10デバイスをコンフィグレーションすることができます。Arria 10 CVP の実装は、PCIe 100 msパワーアップからアクティブまでの時間要件に準拠しています。

26 圧縮あるいはデザイン・セキュリティー機能のいずれかを有効にすると、最大データレートに影響を与えます。詳細については、 Arria® 10デバイスのデータシートを参照してください。
27 暗号化と圧縮を同時に使用することはできません。
28 パーシャル・リコンフィグレーションは、デバイスファミリーの高度な機能です。パーシャル・リコンフィグレーションを使用される場合は、 インテル® までお問い合わせください。
29 パーシャル・リコンフィグレーションは、内部ホストとしてコンフィグレショーンされている場合のみ
30 最大100 MHz のクロックレートでサポートされています。