インテルのみ表示可能 — GUID: sam1403480261863
Ixiasoft
1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
インテルのみ表示可能 — GUID: sam1403480261863
Ixiasoft
7.1. エンハンスト・コンフィグレーションおよびプロトコルを介したコンフィグレーション
スキーム | データ幅 | 最大クロックレート (MHz) |
最大データレート (Mbps) 26 |
圧縮復元 | デザイン・セキュリティー27 | パーシャルリコンフィグレーション 28 | リモート・システム・アップデート |
---|---|---|---|---|---|---|---|
JTAG | 1 ビット | 33 | 33 | — | — | 可能 29 | — |
EPCQ-Lコンフィグレーション・デバイスを介したアクティブシリアル (AS) | 1 ビット、 4 ビット |
100 | 400 | 可能 | 可能 | 可能29 | 可能 |
CPLD または外部マイクロコントローラーを介したパッシブシリアル (PS) | 1 ビット | 100 | 100 | 可能 | 可能 | 可能29 | パラレル・フラッシュ・ローダー (PFL) IP コア |
CPLD または外部マイクロコントローラーを介した高速パッシブパラレル (FPP) | 8 ビット | 100 | 3200 | 可能 | 可能 | 可能 30 | PFL IP コア |
16 ビット | 可能 | 可能 | |||||
32 ビット | 可能 | 可能 | |||||
HPS を介したコンフィグレーション | 16 ビット | 100 | 3200 | 可能 | 可能 | 可能 | — |
32 ビット | 可能 | 可能 | |||||
CvP (Configuration via Protocol) (PCIe) | ×1、×2、×4、×8レーン |
— | 8000 | 可能 | 可能 | 可能29 | — |
CvP (Configuration via Protocol) を使用して PCIe を介してArria 10デバイスをコンフィグレーションすることができます。Arria 10 CVP の実装は、PCIe 100 msのパワーアップからアクティブまでの時間要件に準拠しています。
26 圧縮あるいはデザイン・セキュリティー機能のいずれかを有効にすると、最大データレートに影響を与えます。詳細については、 Arria® 10デバイスのデータシートを参照してください。
27 暗号化と圧縮を同時に使用することはできません。
28 パーシャル・リコンフィグレーションは、デバイスファミリーの高度な機能です。パーシャル・リコンフィグレーションを使用される場合は、 インテル® までお問い合わせください。
29 パーシャル・リコンフィグレーションは、内部ホストとしてコンフィグレショーンされている場合のみ
30 最大100 MHz のクロックレートでサポートされています。