インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.5.1.2. Arria® 10 デバイスの I/O バッファーと I/O レジスター

I/O レジスターは、ピンからコアへのデータを処理する入力パス、コアからピンへのデータを処理する出力パス、および出力バッファーへのOE信号を処理する出力イネーブル (OE) パスで構成されます。これらのレジスターによって、より速いソース同期レジスター間転送および再同期が可能になります。

入力パスと出力パスは、次のブロックを有します。

  • 入力レジスター—ペリフェラルからコアへのハーフ / フル・レート・データの転送をサポートします。また、I/O バッファーからのダブルまたはシングル・データ・レートのデータ・キャプチャーをサポートします。
  • 出力レジスター—コアからペリフェラルへのハーフ / フル・レート・データの転送をサポートします。また、I/O バッファーへのダブルまたはシングル・データ・レートのデータ転送をサポートします。
  • OEレジスター—コアからペリフェラルへのハーフまたはフル・レート・データの転送をサポートします。また、I/O バッファーへのシングル・データ・レートのデータ転送をサポートします。

また、入力および出力パスは次の機能もサポートします。

  • クロックイネーブル
  • 非同期または同期リセット
  • 入力パスと出力パスのバイパスモード
  • 入力パスと出力パスの遅延チェーン
図 81.  Arria® 10 デバイスの IOE 構造次の図は、 Arria® 10 FPGA の IOE 構造を示しています。