インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

4.1.4.1. 専用クロック入力ピン

専用クロック入力ピンのソースは次のとおりです。

  • fPLL—HSSI カラムからの REFCLK_GXB[L,R][1:4][C,D,E,F,G,H,I,J]_CH[B,T][p,n]
  • I/O PLLーI/O カラムからの CLK_[2,3][A..L]_[0,1][p,n]

専用クロック入力ピンは、非同期クリアー、プリセット、クロックイネーブルのような高ファンアウト・コントロール信号や、GCLK または RCLK ネットワークを介するプロトコル信号に使用することができます。

専用クロック入力ピンは、I/O PLL 用の差動クロックまたはシングル・エンド・クロックのいずれかになることができます。シングル・エンド・クロック入力として専用クロック入力ピンを使用する場合、 CLK_[2,3][A..L]_[0,1][p,n] ピンだけは PLL への接続があります。fPLL は、差動クロック入力をサポートしています。

グローバル・クロックまたはリージョナル・クロックに PLL を駆動すると PLL 入力でより高いジッターが生じることがあり、この場合 PLL はグローバルクロックまたはリージョナル・クロックを完全に補正することができません。インテルは、PLL を駆動するにあたって最適なパフォーマンスを得るためには、専用クロック入力ピンを使用することを推奨します。