インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.6.6.1.2.1. 差動ビットの命名規則

表 69.  差動ビットの命名次の表は、18 個の差動チャネルの差動ビットの命名規則をリストしています。MSB および LSB の位置は、システムで使用されるチャネルの数に応じて増加します。
レシーバー・チャネル・データ数 内部 8 ビット・パラレル・データ
最上位ビット (MSB) の位置 最下位ビット (LSB) の位置
1 7 0
2 15 8
3 23 16
4 31 24
5 39 32
6 47 40
7 55 48
8 63 56
9 71 64
10 79 72
11 87 80
12 95 88
13 103 96
14 111 104
15 119 112
16 127 120
17 135 128
18 143 136