インテルのみ表示可能 — GUID: sam1403482874431
Ixiasoft
1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
インテルのみ表示可能 — GUID: sam1403482874431
Ixiasoft
6.7.2. I/O AUX
各I/Oカラム内に、1 つのI/O AUX ブロックを含んでいます。
- ハード Nios® IIプロセッサーを含み、エンベデッド・メモリー・ブロックをサポートしています。
- 全体のI/Oカラムのキャリブレーション・アルゴリズムを処理します。
- 専用 Avalon® インターフェイスを介して各I/O バンクでシーケンサーと通信します。
図 131. IO AUX のブロック図
ハード Nios® IIプロセッサーは、次の動作を実行します。
- シーケンサーでのキャリブレーション作業の設定と開始
- データの収集と処理
- I/Oの設定のために最終結果を使用
Nios® IIコードとシーケンサーの両方の組み合わせで、アルゴリズム実装は次のメモリー・インターフェイスの規格でのキャリブレーションをサポートします。
- DDR2、DDR3、および DDR4 SDRAM
- QDR IIとQDR IV SRAM
- RLDRAM 3
- LPDDR2 と LPDDR3
注: インテルは、メモリー・インターフェイスのキャリブレーションで Nios® サブシステムの使用を推奨します。