インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

6.7.2. I/O AUX

I/Oカラム内に、1 つのI/O AUX ブロックを含んでいます。

  • ハード Nios® IIプロセッサーを含み、エンベデッド・メモリー・ブロックをサポートしています。
  • 全体のI/Oカラムのキャリブレーション・アルゴリズムを処理します。
  • 専用 Avalon® インターフェイスを介して各I/O バンクでシーケンサーと通信します。
図 131. IO AUX のブロック図


ハード Nios® IIプロセッサーは、次の動作を実行します。

  • シーケンサーでのキャリブレーション作業の設定と開始
  • データの収集と処理
  • I/Oの設定のために最終結果を使用

Nios® IIコードとシーケンサーの両方の組み合わせで、アルゴリズム実装は次のメモリー・インターフェイスの規格でのキャリブレーションをサポートします。

  • DDR2、DDR3、および DDR4 SDRAM
  • QDR IIQDR IV SRAM
  • RLDRAM 3
  • LPDDR2 と LPDDR3
注: インテルは、メモリー・インターフェイスのキャリブレーションで Nios® サブシステムの使用を推奨します。