インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.6.6.1.1. 差動データ方向

外部クロックと着信データの間には一定の関係があります。1 Gbps及び 10 のシリアライゼーション・ファクターでの動作では、外部クロックは 10 で逓倍されます。PLL のフェーズ・アライメントは、各データビットのサンプリング・ウィンドウと一致するよう設定することができます。データは逓倍されたクロックの立ち下がりエッジでサンプリングされます。

図 120.  Quartus® Primeソフトウェアにおけるビット方向次の図は、x10 モードのデータビット方向を表しています。