インテルのみ表示可能 — GUID: sam1403481940936
Ixiasoft
1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
インテルのみ表示可能 — GUID: sam1403481940936
Ixiasoft
5.2.1. Arria® 10 デバイスにおける FPGA I/O の I/O 規格のサポート
I/O 規格 | サポートするデバイスのバリアント | I/O バッファータイプのサポート | アプリケーション | 規格のサポート | |
---|---|---|---|---|---|
LVDS I/O | 3V I/O | ||||
3.0 V LVTTL/3.0 V LVCMOS | 3 V I/Oバンクを有するデバイスのみ。関連情報を参照してください。 | 不可能 | 可能 | 汎用 | JESD8-B |
2.5 V LVCMOS | 3 V I/Oバンクを有するデバイスのみ。関連情報を参照してください。 | 不可能 | 可能 | 汎用 | JESD8-5 |
1.8 V LVCMOS | すべて | 可能 | 可能 | 汎用 | JESD8-7 |
1.5 V LVCMOS | すべて | 可能 | 可能 | 汎用 | JESD8-11 |
1.2 V LVCMOS | すべて | 可能 | 可能 | 汎用 | JESD8-12 |
SSTL-18 Class I および Class II | すべて | 可能 | 可能 | DDR2 | JESD8-15 |
SSTL-15 Class I および Class II | すべて | 可能 | 可能 | DDR3 | — |
SSTL-15 | すべて | 可能 | 可能 | DDR3 | JESD79-3D |
SSTL-135 Class I および Class II | すべて | 可能 | 可能 | DDR3L | — |
SSTL-125 Class I および Class II | すべて | 可能 | 可能 | DDR3U | — |
SSTL-12 Class I および Class II | すべて | 可能 | 不可能 | RLDRAM 3 | — |
POD12 | すべて | 可能 | 不可能 | DDR4 | JESD8-24 |
1.8 V HSTL Class I および Class II | すべて | 可能 | 可能 | DDR II+、QDR II+、およびRLDRAM 2 | JESD8-6 |
1.5 V HSTL Class I および Class II | すべて | 可能 | 可能 | DDR II+、QDR II+、QDR II、およびRLDRAM 2 | JESD8-6 |
1.2 V HSTL Class I および Class II | すべて | 可能 | 可能 | 汎用 | JESD8-16A |
HSUL-12 | すべて | 可能 | 可能 | LPDDR2 | — |
差動 SSTL-18 Class I および Class II | すべて | 可能 | 可能 | DDR2 | JESD8-15 |
差動 SSTL-15 Class I および Class II | すべて | 可能 | 可能 | DDR3 | — |
差動 SSTL-15 | すべて | 可能 | 可能 | DDR3 | JESD79-3D |
差動 SSTL-135 Class I および Class II | すべて | 可能 | 可能 | DDR3L | — |
差動 SSTL-125 Class I および Class II | すべて | 可能 | 可能 | DDR3U | — |
差動SSTL-12 Class I および Class II | すべて | 可能 | 不可能 | RLDRAM 3 | — |
差動 POD12 | すべて | 可能 | 不可能 | DDR4 | JESD8-24 |
差動 1.8 V HSTL Class I および Class II | すべて | 可能 | 可能 | DDR II+、QDR II+、およびRLDRAM 2 | JESD8-6 |
差動 1.5 V HSTL Class I および Class II | すべて | 可能 | 可能 | DDR II+、QDR II+、QDR II、およびRLDRAM 2 | JESD8-6 |
差動 1.2 V HSTL Class I および Class II | すべて | 可能 | 可能 | 汎用 | JESD8-16A |
差動 HSUL-12 | すべて | 可能 | 可能 | LPDDR2 | — |
LVDS | すべて | 可能 | 不可能 | SGMII、SFI、および SPI | ANSI/TIA/EIA-644 |
Mini-LVDS | すべて | 可能 | 不可能 | SGMII、SFI、およびSPI | — |
RSDS | すべて | 可能 | 不可能 | SGMII、SFI、およびSPI | — |
LVPECL | すべて | 可能 | 不可能 | SGMII、SFI、およびSPI | — |