インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.2.1. Arria® 10 デバイスにおける FPGA I/O の I/O 規格のサポート

表 31.   Arria® 10 デバイスでサポートされる FPGA I/O の I/O 規格
I/O 規格 サポートするデバイスのバリアント I/O バッファータイプのサポート アプリケーション 規格のサポート
LVDS I/O 3V I/O
3.0 V LVTTL/3.0 V LVCMOS 3 V I/Oバンクを有するデバイスのみ。関連情報を参照してください。 不可能 可能 汎用 JESD8-B
2.5 V LVCMOS 3 V I/Oバンクを有するデバイスのみ。関連情報を参照してください。 不可能 可能 汎用 JESD8-5
1.8 V LVCMOS すべて 可能 可能 汎用 JESD8-7
1.5 V LVCMOS すべて 可能 可能 汎用 JESD8-11
1.2 V LVCMOS すべて 可能 可能 汎用 JESD8-12
SSTL-18 Class I および Class II すべて 可能 可能 DDR2 JESD8-15
SSTL-15 Class I および Class II すべて 可能 可能 DDR3
SSTL-15 すべて 可能 可能 DDR3 JESD79-3D
SSTL-135 Class I および Class II すべて 可能 可能 DDR3L
SSTL-125 Class I および Class II すべて 可能 可能 DDR3U
SSTL-12 Class I および Class II すべて 可能 不可能 RLDRAM 3
POD12 すべて 可能 不可能 DDR4 JESD8-24
1.8 V HSTL Class I および Class II すべて 可能 可能 DDR II+QDR II+、およびRLDRAM 2 JESD8-6
1.5 V HSTL Class I および Class II すべて 可能 可能 DDR II+QDR II+QDR II、およびRLDRAM 2 JESD8-6
1.2 V HSTL Class I および Class II すべて 可能 可能 汎用 JESD8-16A
HSUL-12 すべて 可能 可能 LPDDR2
差動 SSTL-18 Class I および Class II すべて 可能 可能 DDR2 JESD8-15
差動 SSTL-15 Class I および Class II すべて 可能 可能 DDR3
差動 SSTL-15 すべて 可能 可能 DDR3 JESD79-3D
差動 SSTL-135 Class I および Class II すべて 可能 可能 DDR3L
差動 SSTL-125 Class I および Class II すべて 可能 可能 DDR3U
差動SSTL-12 Class I および Class II すべて 可能 不可能 RLDRAM 3
差動 POD12 すべて 可能 不可能 DDR4 JESD8-24
差動 1.8 V HSTL Class I および Class II すべて 可能 可能 DDR II+QDR II+、およびRLDRAM 2 JESD8-6
差動 1.5 V HSTL Class I および Class II すべて 可能 可能 DDR II+QDR II+QDR II、およびRLDRAM 2 JESD8-6
差動 1.2 V HSTL Class I および Class II すべて 可能 可能 汎用 JESD8-16A
差動 HSUL-12 すべて 可能 可能 LPDDR2
LVDS すべて 可能 不可能 SGMII、SFI、および SPI ANSI/TIA/EIA-644
Mini-LVDS すべて 可能 不可能 SGMII、SFI、およびSPI
RSDS すべて 可能 不可能 SGMII、SFI、およびSPI
LVPECL すべて 可能 不可能 SGMII、SFI、およびSPI