インテルのみ表示可能 — GUID: sam1403482027697
Ixiasoft
1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
インテルのみ表示可能 — GUID: sam1403482027697
Ixiasoft
5.4.1. Arria® 10 デバイスにおける GPIO バンク、SERDES、および DPA の位置
I/O バンクは I/O カラムに配置されています。各 I/O バンクは、独自の PLL、DPA、および SERDES 回路網を有します。
各デバイスパッケージで使用可能なモジュラー I/O バンクについて詳しくは、関連情報を参照してください。
図 70. Arria® 10 GX 160 および GX 220 デバイスの I/O バンク
図 71. Arria® 10 SX 160 および SX 220 デバイスの I/O バンク
図 72. Arria® 10 GX 270 および GX 320 デバイスの I/O バンク
図 73. Arria® 10 SX 270 および SX 320 デバイスの I/O バンク
図 74. Arria® 10 GX 480 デバイスの I/O バンク
図 75. Arria® 10 SX 480 デバイスの I/O バンク
図 76. Arria® 10 GX 570 および GX 660 デバイスの I/O バンク
図 77. Arria® 10 SX 570 および SX 660 デバイスの I/O バンク
図 78. Arria® 10 GX 900、GX 1150、GT 900、および GT 1150 デバイスの I/O バンク
関連情報