インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.4.1. Arria® 10 デバイスにおける GPIO バンク、SERDES、および DPA の位置

I/O バンクは I/O カラムに配置されています。各 I/O バンクは、独自の PLL、DPA、および SERDES 回路網を有します。

各デバイスパッケージで使用可能なモジュラー I/O バンクについて詳しくは、関連情報を参照してください。

図 70.  Arria® 10 GX 160 および GX 220 デバイスの I/O バンク
図 71.  Arria® 10 SX 160 および SX 220 デバイスの I/O バンク
図 72.  Arria® 10 GX 270 および GX 320 デバイスの I/O バンク
図 73.  Arria® 10 SX 270 および SX 320 デバイスの I/O バンク
図 74.  Arria® 10 GX 480 デバイスの I/O バンク
図 75.  Arria® 10 SX 480 デバイスの I/O バンク
図 76.  Arria® 10 GX 570 および GX 660 デバイスの I/O バンク
図 77.  Arria® 10 SX 570 および SX 660 デバイスの I/O バンク
図 78.  Arria® 10 GX 900、GX 1150、GT 900、および GT 1150 デバイスの I/O バンク