インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

4.2.2. PLL のアーキテクチャー

図 63.  Arria® 10デバイスにおけるフラクショナル PLL の上位レベルのブロック図
図 64.  Arria® 10デバイスにおける I/O PLL の上位レベルのブロック図