インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

6.5.3. ECC 付き DDR4 x40 の Arria® 10 パッケージサポート

ECC (32 ビット・データ + 8 ビット ECC) DDR4 x40 インターフェイスを 1つサポートするには、2 つのI/Oバンクを必要とします。

表 78.  各デバイスパッケージでサポートされる ECC DDR4 x40 インターフェイスの数 (HPS インスタンスなし )
製品ライン パッケージ
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
GX 160 1 1 2
GX 220 1 1 2
GX 270 1 2 3 3
GX 320 1 2 3 3
GX 480 2 4 3
GX 570 4 3 5 5
GX 660 4 3 5 5
GX 900 4 5 1 7 6 4
GX 1150 4 5 1 7 6 4
GT 900 6
GT 1150 7 6
SX 160 1 17 1 17 2 17
SX 220 1 17 1 17 2 17
SX 270 1 17 2 17 3 17 3
SX 320 1 17 2 17 3 17 3 17
SX 480 2 417 3 17
SX 570 4 17 3 17 5 17 6 18 17
SX 660 4 17 3 17 5 17 618 17
表 79.  各デバイスパッケージでサポートされる ECC 付き DDR4 x40 インターフェイスの数 (HPS インスタンスあり )この表で示すサポートされているインターフェイスの数は、HPS を外部 SDRAM に接続するために使用されるインターフェイスを除きます。FPGA コア内のマスターは、HPS で設定可能な FPGA-to-SDRAM のブリッジポートを介して、HPS で接続された外部メモリー・インターフェイスにアクセスすることができます。
製品ライン パッケージ
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
SX 160 0 0 1
SX 220 0 0 1
SX 270 0 1 2 2
SX 320 0 1 2 2
SX 480 1 3 2
SX 570 3 2 4 4
SX 660 3 2 4 4
17 この数は、コア EMIF コンフィグレーションを実装する HPS 共有I/Oバンクを含みます。
18 この数は、外部メモリー・インターフェイスのための3 V I/Oバンクの使用を含んでいます。それ以外の場合は、可能な外部メモリーのインターフェイスの数が1だけ減少されます。