インテルのみ表示可能 — GUID: sam1403478363687
Ixiasoft
1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
インテルのみ表示可能 — GUID: sam1403478363687
Ixiasoft
5.6.6.1.4.3. TimeQuest タイミング・アナライザーを使用した入力遅延の LVDS レシーバーへの割り当て
RSKM 値を取得するには、TimeQuest タイミング・アナライザーの Constraints メニューから適切な入力遅延を LVDS レシーバーに割り当てます。
- TimeQuest タイミング・アナライザーのメニューで、Constraints > Set Input Delayを選択します。
- Set Input Delayウィンドウで、プルダウンメニューを使用して目的のクロックを選択します。クロック名は、LVDS レシーバーを供給するソース・シンクロナス・クロックをリファレンスする必要があります。
- Browseボタン (Targetsフィールドの横 ) をクリックします。
- Name FinderウィンドウでListをクリックし、使用可能なすべてのポートのリストを表示します。設定した入力遅延に応じて LVDS レシーバーのシリアル入力ポートを選択し、OKをクリックします。
- Set Input Delayウィンドウで、Input delayオプションとDelay valueフィールドの適切な値を設定します。
- Runをクリックし、これらの値を TimeQuest タイミング・アナライザーに組み込みます。
- 1から繰り返して、すべての LVDS レシーバー入力ポートに適切な遅延を割り当てます。既に入力ポートに入力遅延を割り当てており、更に遅延を追加する必要がある場合、Add Delayオプションをオンにします。