Quartus® Prime プロ・エディションのユーザーガイド: デザイン最適化

ID 683641
日付 7/08/2024
Public
ドキュメント目次

2.4. Technology Map Viewer の概要

Quartus® Prime Technology Map Viewer は、Analysis & Synthesis またはフィッターでデザインをターゲットデバイスにマッピングした後、FPGA デザインのテクノロジー固有でグラフィカル表現を提供します。

Technology Map Viewer は、デザイン内のアトム・プリミティブ (デバイス・ロジック・セルや I/O ポートなど) の階層を表示します。サポートされているデバイスファミリーの場合、ロジックセル (LCELL) 内の内部レジスターとルック・アップ・テーブル (LUT)、および I/O アトム・プリミティブのレジスターも表示できます。

Quartus® Prime 開発ソフトウェアは可能な限り、合成全体を通じて各階層のポート名を維持します。ただし、開発ソフトウェアが合成中に未接続のポートあるいは GND または VCC によって駆動されているポートを削除する場合は、ポート名を変更したりデザインから削除したりすることがあります。ポート名が変更される場合には、開発ソフトウェアはデザイン内の関連するユーザーロジック名、または IN1OUT1 などの汎用ポート名を割り当てます。

合成、フィッティング、またはタイミング解析の後に、 Quartus® Primeテクノロジーによるマッピング結果を表示できます。 Quartus® Primeプロジェクトに対して Technology Map Viewer を実行するには、Processing メニューで Start にカーソルを合わせ、Start Analysis & Synthesis をクリックしてデザインをターゲットとするテクノロジーに合成およびマッピングします。この段階で、Technology Map Viewer には、Technology Map Viewer (Post‑Mapping) と同じポスト・マッピング・ネットリストが表示されます。また、フル・コンパイル、あるいはコンパイルフロー内の合成段階を含む任意のプロセスを実行することも可能です。

フィッターステージが完了したデザインの場合、Technology Map Viewer はフィッターが物理合成最適化を通じてネットリストを変更した方法を示し、Technology Map Viewer (Post‑Mapping) はマッピング後のネットリストを示します。Timing Analysis ステージ完了後、Technology Map Viewer のタイミング・アナライザー・レポートからタイミングパスを特定することができます。

Technology Map Viewer を開くには、Tools > Netlist Viewers > Technology Map Viewer (Post-Fitting) または Technology Map Viewer (Post Mapping) をクリックします。