Quartus® Prime プロ・エディションのユーザーガイド: デザイン最適化

ID 683641
日付 7/08/2024
Public
ドキュメント目次

6.6. Chip Planner でクロック領域の割り当てを作成する

Chip Planner でクロック領域を簡単に作成および操作し、領域にクロックの割り当てを作成することができます。

ユーザー定義のクロック領域の割り当てを作成することで、デザインのすべてのイテレーションで、指定したグローバルクロック信号がデバイスの特定領域のリソ ースで使用できるようにすることができます。グローバル信号リソースが輻輳している場合は、信号が他のセクターの輻輳したクロックリソースを使用しないように、より小さいクロック領域の割り当てを指定できます。

ユーザー定義のクロック領域を作成してからデザインをコンパイルすると、これらのユーザー定義のクロック領域はフィッター定義のクロック領域となり、読み取り専用になります。

ユーザー定義のクロック領域機能サポートの概要

機能 クロック領域のサポート
Shapes of clock regions クロック・セクター・グリッドにスナップする長方形の領域に限定されます。
Peripheral element assignments クロッキング・デザイン・エレメントに限定されます。
Clock region name ソース・クロッキング・デザイン・エレメントによって識別されます。
Support for multiple instances per region クロック・デザイン・エレメントごとに 1 つの領域を作成し、複数のクロック・デザイン・エレメントに同じ定義を指定して、同じクロック領域に割り当てます。

Stratix® 10 および Agilex™ 7 デバイスにおけるクロック領域の割り当ての使用

Chip Planner の Clock Sector Region レイヤーで確認できるように、セクターグリッドによって定義される長方形にクロック領域を制約できます。この長方形は、左下隅と右上隅の座標によって定義されます。例えば、SX0, SY0, SX1, SY1 は、セクター 0,0 の左下からセクター 1,1 の右上まで、クロックを 2×2 の領域に制限します。

外接する四角形は、X37 Y181 X273 Y324 のようにチップ座標で指定することもできます。フィッターは自動的に、元の割り当てを囲む最小のセクターにアラインされた長方形にスナップします。