Quartus® Prime プロ・エディションのユーザーガイド: デザイン最適化

ID 683641
日付 7/08/2024
Public
ドキュメント目次

1.1. FPGA デバイスのデザイン初期段階の考慮事項

すべての Intel® FPGA には、組み合わせ型アダプティブ・ロジック・モジュール、メモリーブロック、相互接続、レジスターなど、デバイス内のすべての物理エレメント間の遅延情報を表す独自のタイミングモデルがあります。 遅延モデルには、ターゲットとする FPGA のすべての有効な動作条件遅延の組み合わせが含まれています。タイミング・アナライザーは、タイミング解析中のパフォーマンスを計算する際にこれらの遅延モデルを参照します。デバイスのサイズとパッケージは、ピン配置とリソースの利用可能性を決定します。デザインに対してターゲットとする Intel® FPGAデバイスを選択する際には、デバイスのパフォーマンス仕様と利用可能なリソースがデザインのニーズを満たしているかを考慮する必要があります。