インテルのみ表示可能 — GUID: sss1440053572817
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: sss1440053572817
Ixiasoft
3.2.8. AS_CLK
Agilex 7デバイスは AS_CLK をシリアル・フラッシュデバイスに駆動します。内部オシレーターまたは OSC_CLK_1 ピンを駆動する外部クロックによって AS_CLK が生成されます。外部クロックソースを使用すると、AS_CLK をより高い周波数で実行できます。25MHz、100MHz、または125MHz クロックを OSC_CLK_1 ピンに供給すると、AS_CLK は最大 166MHz で駆動できます。
アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定の説明に従って、 Quartus® Prime開発ソフトウェアで AS_CLK ピンに必要な最大周波数を設定します。AS_CLK ピンは、選択した周波数以下で動作します。
コンフィグレーション・クロック・ソース | AS_CLK 周波数 (MHz) |
---|---|
内部オシレーター | 25 58 77 115 |
OSC_CLK_1 (25/100/125 MHz) | 25 50 71.5 100 125 166 |
注: ファームウェアが無効な AS_CLK 設定を持つビットストリームを受信すると、コンフィグレーションは失敗します。 Quartus® Prime開発ソフトウェアのバージョン21.1以前のファームウェアで、AS_CLK が正しく設定されていない場合、ファームウェアは AS_CLK 周波数をデフォルトで50MHz に設定し、ASx4のコンフィグレーションを完了します。