インテルのみ表示可能 — GUID: cpe1605799764652
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: cpe1605799764652
Ixiasoft
3.1.7.2. Avalon-STシングル・デバイス・コンフィグレーションに向けたParallel Flash Loader II Intel® FPGA IPを使用したデザイン
この項では、Parallel Flash Loader II Intel® FPGA IPの使用方法についての手順を説明します。
MAX® II、 MAX® V、または MAX® 10デバイスをターゲットとする場合、 Quartus® Primeスタンダード・エディション開発ソフトウェアが必要ですが、Agilex 7をターゲットとする場合は Quartus® Primeプロ・エディション開発ソフトウェアが必要となります。
MAX® II、 MAX® V、または MAX® 10デバイスをターゲットとするAvalon-STシングル・デバイス・コンフィグレーションを作成するプロセスには3つの手順があります。
- デフォルトのオプションアドレスで MAX® デバイスのAVSTデザインを生成します。
- 適切なオプションビットを設定して Agilex 7 .pof ファイルを作成します。
- Agilex 7 .pof ファイルを生成するために使用したオプションビットでParallel Flash Loader II Intel® FPGA IPを再生成し、 MAX® 10デザインを再コンパイルします。
Agilex™ 7 F-シリーズ・トランシーバーSoC開発キットには、AVST x32コンフィグレーション・モードにParallel Flash Loader II Intel® FPGA IPを実装する MAX® 10システムデザイン例が含まれています。
図 31. Parallel Flash Loader II Intel® FPGA IPの使用プロセス次の図は、 MAX® IIを例として使用した Parallel Flash Loader II Intel® FPGA IPを使用するためのプロセスを示しています。