Agilex™ 7コンフィグレーション・ユーザーガイド

ID 683673
日付 4/01/2024
Public
ドキュメント目次

3.1.7.2. Avalon-STシングル・デバイス・コンフィグレーションに向けたParallel Flash Loader II Intel® FPGA IPを使用したデザイン

この項では、Parallel Flash Loader II Intel® FPGA IPの使用方法についての手順を説明します。

MAX® II MAX® V、または MAX® 10デバイスをターゲットとする場合、 Quartus® Primeスタンダード・エディション開発ソフトウェアが必要ですが、Agilex 7をターゲットとする場合は Quartus® Primeプロ・エディション開発ソフトウェアが必要となります。

MAX® II MAX® V、または MAX® 10デバイスをターゲットとするAvalon-STシングル・デバイス・コンフィグレーションを作成するプロセスには3つの手順があります。
  1. デフォルトのオプションアドレスで MAX® デバイスのAVSTデザインを生成します。
  2. 適切なオプションビットを設定して Agilex 7 .pof ファイルを作成します。
  3. Agilex 7 .pof ファイルを生成するために使用したオプションビットでParallel Flash Loader II Intel® FPGA IPを再生成し、 MAX® 10デザインを再コンパイルします。

Agilex™ 7 F-シリーズ・トランシーバーSoC開発キットには、AVST x32コンフィグレーション・モードにParallel Flash Loader II Intel® FPGA IPを実装する MAX® 10システムデザイン例が含まれています。

図 31.  Parallel Flash Loader II Intel® FPGA IPの使用プロセス次の図は、 MAX® IIを例として使用した Parallel Flash Loader II Intel® FPGA IPを使用するためのプロセスを示しています。