インテルのみ表示可能 — GUID: haj1555628414839
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: haj1555628414839
Ixiasoft
4.5.1. デバイスの初期化
デバイスを初期化するには、次の手順を実行します。
- 外部ホストは、nCONFIG をHighに駆動することによって、セキュア・デバイス・マネージャー (SDM) にコンフィグレーション要求を実行します。SDMはIDLE状態から出て、nSTATUS をHighに駆動してコンフィグレーション・データを駆動することにより、コンフィグレーションの開始を通知します。
- SDMは、Intel FPGAがすべてのコンフィグレーション・データを正常に受信したことを示す CONF_DONE をアサートします。
- SDMは、LAB、DSP、およびエンベデッド・メモリー・ブロック内のユーザーレジスターのイネーブルおよび初期化にコンフィグレーション・ロジックを使用します。
- SDMは INIT_DONE を駆動し、デバイスが完全にユーザーモードになったことを示します。Reset Release IPは nINIT_DONE をアサートします。リセットロジックをゲートするには nINIT_DONE を使用することをお勧めします。
- これでFPGAはユーザーモードとなり、動作の準備が整った状態となります。